文档介绍:第 30 卷第 5 期
2007 年 5 月
计算机学报
C H IN ESE J OU RNAL O PU T ERS
Vol. 30 No . 5
May 2007
基于存储技术的高速嵌入式处理器的设计与实现
张钦
1) ,2)
韩承德
1)
1)
(中国科学院计算技术研究所北京 100080)
2)
(中国科学院研究生院北京 100039)
摘要 So PC (片上可编程系统,System o n a Programmable Chip) 在嵌入式系统中有着广泛的应用,通常用 FP GA
(现场可编程门阵列,Field Programmable Gate Array) 实现. 一类嵌入式处理器,例如小波变换处理器、缩和解压
缩处理器、FF T 处理器,都可以采用基于存储技术的设计方法. FP GA 的片内存储资源相对较少,如何有效地利用
FP GA 的片内存储资源实现高速的嵌入式处理器成为需要研究的问题. 文中以 FF T 处理器为例说明这种方法的有
效性,通过采用一种地址映射调度策略和两种无冲突操作数地址映射方式,减少了所使用的 FP GA 片内存储资源,
提高了处理速度. 该 FF T 处理器在实际系统中起到了关键作用.
关键词存储技术;嵌入式处理器; FF T 处理器;地址映射调度策略;无冲突操作数地址映射方式; So PC
中图法分类号 TP393
Design and Implementation of High Speed Embedded Processor Based on
Memory Technique
Abstract So PC ( System o n a Programmable Chip ) which is usually implemented in an FP GA
( Field Programmable Gate Array) is widely used in t he embedded systems. A kind of embedded
p rocessors , such as t he wavelet s t ransform p rocessor , t he co mp ress/ deco mp ress p rocessor and
t he FF T p rocessor , can adopt t he design met hod which is based o n memory technique. However ,
t he memory reso urces in FP GA are relatively limited. How to efficiently use memory reso urces in
searched. An FF T p rocessor is p ropo sed in t he paper as an example to demo nst rate t he validit y of
modes are adopted in FF T p rocessor design to reduce t he memory reso urce