文档介绍:摘要本文研究了一种应用于数字音频无线传输系统中的前向纠错惴ê拖应的电路设计,搭建了一个硬件验证平台,并在验证平台上完成了电路的误比特率测试。测试结果显示,当信道误比特率为。时,经过前向纠错,误比特率在前向纠错的设计部分,文章首先根据系统的误比特率要求选择了猄牒徒恢髯魑G跋蚓来聿糠值幕竟辜埽俑軲姆真结果得到了具体的编解码参数和码字结构,最后在中用硬件描述语言实现了各个编解码模块,并给出了测试数据、实现结果及时序仿真波形图。在系统设计过程中,对模块的合理划分及各个模块之间的协同工作做了仔细的推敲。按照白上而下的设计方法将各个模块逐一细化,各模块之间通过端口信号连接来进行通信,模块内部则由状态机控制时序。在编写代码时,采用尽量贴近硬件的实现方式,充分考虑芯片内部资源的合理开销及的和实用性的要求。在硬件验证平台的设计部分,文章根据音频信号的特点选择了适当的外围芯片,并且针对无线传输接收端的同步问题,采用了三种算法来减少失步现象,即扰码/解扰算法,改进型的过采样算法,以及帧同步协议。本文对硬件验证平台的关键词:码,交织,扰码/解扰,过采样,帧同步降到‘韵隆可并发执行的设计理念,力求做到耗用资源少而速度快,以满足产品成本、性能外围电路和相关算法也作了详细介绍。
知识水坝***@pologoogle为您整理
/,,,/,現,猄琣,.甀.,...,.。,,唬籺;,;:
知识水坝***@pologoogle为您整理
图目录增大的途径⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一带交织器的传输系统⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯仿真系统⋯⋯⋯⋯一编码电路整体架构⋯⋯⋯⋯,编码器码字示意图交织器时序仿真输入波形⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一交织器时序仿真输出波形⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯编码器原理图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一编码器时序仿真波形⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一位宽变换时钟示意图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯解码电路整体架构⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯迭代流程图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯解码器原理图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一解码器数据输入时序仿真波形图来沓晒⋯⋯⋯⋯⋯⋯⋯解码器数据输出时序仿真波形图来沓晒⋯⋯⋯⋯⋯⋯⋯解码器数据输入时序仿真波形图来硎О⋯⋯⋯⋯⋯⋯⋯解码器数据输出时序仿真波形图来硎О⋯⋯⋯⋯⋯⋯⋯晚解码器原理图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯饴肫魇菔涑鍪毙蚍抡娌ㄐ瓮错成功图图循环冗余校验码结构,编码器电路图⋯⋯嗦肫魇毙蚍抡媸涑霾ㄐ交织器原理图⋯⋯⋯⋯⋯⋯⋯⋯⋯交织器组结构图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..交织器电路图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..⋯⋯⋯解交织读写顺序⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯,解码器数据输出时序仿真波形图硎О⋯⋯⋯⋯⋯⋯⋯~経掩加孔挖筋抖
闭环测试法⋯⋯⋯⋯⋯⋯⋯⋯⋯.⋯单程测试法⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.测试电路结构图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一疨藕鸥袷健输出信号时序图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯扰码原理⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..发送端硬件外观图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一传输协议状态图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..⋯⋯⋯。⋯⋯⋯⋯⋯⋯⋯解扰示意图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一接收端硬件外观图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图测试系统结构图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一图误比特测试波形图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一图图加帧头示意图⋯⋯⋯⋯:⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.时钟恢复示意图⋯:⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图工作中的验证平台⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..铊钙舛能图目录
表目录不同误码率下的系统性能⋯⋯⋯,信道误码ā表验证平台误比特率测试结果表误码率为。下的系统性能⋯误码率为下的系统性能,信道误码弧,信道误码一⋯低呈凳狈抡娼峁.⋯⋯⋯⋯.⋯⋯⋯⋯................
签名:·监塾签名:麴鳘叠垦关于论文使用授权的说明独创性声明本人声明所呈交的学位论文是本人在导师指导下进行的研究工作及取得的研究成果。据我所知,除了文中特别加以标注和致谢的地方外,论文中不包含其他人已经发表或撰写过的研究成果,也不包含为获得电子科技大学或其它教育机构的学位或证书而使用过的材料。与我一同工作的同志对本研究所做的任何贡献均已在论文中作了明确的说明并表示谢意。日期:年本学位论文作者完全了解电子科技大学有关保留、使用学位论