文档介绍:电子科技大学
硕士学位论文
基于FPGA的高速IIR数字滤波器设计与实现
姓名:罗海
申请学位级别:硕士
专业:通信与信息系统
指导教师:何旭
20070601
摘要又是其中非常重要的一类虑波器,因其可以较低的阶次获得较高的频率选择特性而得到广泛应用。木文研究了致瞬ㄆ鞯某S蒙杓品椒ǎ诜治龈髦諭实现结构的基础上,利用针对并联型结构的致瞬ㄆ髯隽硕喾矫的仿真,从理论分析和仿真情况确定了所要设计的致瞬ㄆ鞯氖迪纸峁挂及中间数据精度。然后基于的结构特点,研究了致瞬ㄆ鞯腇设计与实现,提出应用流水线技术和并行处理技术相结合的方式来提高滤波器处理速度的方法,同时又从致瞬ㄆ鞯慕峁固匦猿龇ⅲ岢隼肐数字滤波器的分解技术来改善瞬ㄆ鞯纳杓啤T贗实现方面,本文采用镅员嘈戳讼嘤Φ挠布迪殖绦颍谥肧逻辑分析器的杓葡略氐紽酒⒗肁镜腟定性测试,同时利用频谱仪进行定性与定量的观测,仿真与实验测试结果表明设计方法氯酚行А关键词:数字滤波器,无限长单位冲激响应,现场可编程门阵列,,硬件描述语言数字滤波器是现代数字信号处理系统的重要组成部分之一。致瞬ㄆ逻辑分析仪进行了
铮珹谢篋甒蘜甋。瓵西,,,.—甇,簅.,”.衱’’琣
图目录图数字滤波器的理想幅频特性⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯瞬ㄆ鞯闹苯有褪迪纸峁埂瞬ㄆ鞯募读P褪迪纸峁埂瞬ㄆ鞯牟⒘P褪迪纸峁埂图有限字长乘法器的噪声模型⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图致瞬ㄆ鞯某嘶炕P汀不同类型的带通堤匦訫抡妗阶椭圆带通瞬ㄆ鞯南嗥堤匦浴阶椭圆带通瞬ㄆ鞯娜菏毖犹匦浴阶致瞬ㄆ鞯牧慵ǖ惴植纪肌阶致瞬ㄆ鞯牧慵ǖ阆富植纪肌输入信号量化的仿真模型⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。盗蠪诓砍朔ú僮産模式致瞬ㄆ鞯腗抡婺P汀致瞬ㄆ髌迪斓腗抡娼峁并行实现的致瞬ㄆ简化图并行数据输入的致瞬ㄆ鳌阶并联型致瞬ㄆ鞯哪诓拷峁埂盗蠪某朔ǹ榧凹臃ǹ榻峁雇肌乘加截位的不同结构⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯并联型高阶峁共愦瓮肌致瞬ㄆ魇迪制教ㄓ布峁埂仿真,下载器连接示意图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..碛隒腏戳油肌图图的工作界面⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..
工具自动检测链上设备型号⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.改进的迪纸峁埂阶并联结构致瞬ㄆ鞯某寮は煊Α致瞬ㄆ鞯腗馐阅P汀逻辑分析模块嵌入的原理⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..输入不同单频及噪声时的波形⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯硬件平台实物图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..迪值牟馐云教ā软件界面图图中的链扫描工具⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..的编程接口引脚分布⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯
表目录煌愦蔚拿枋龇绞健与的参数比较⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯阶并联型致瞬ㄆ鞯南凳资源占用及性能列表⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯表
缩略字表賗模拟一数字转换器美国模拟器件公司带通滤波器带阻滤波器计算机辅助设计复杂可编程逻辑器件数字一模拟转换器数字滤波器数字信号处理有效关键路径快速傅立叶变换有限冲激响应现场可编程门阵列频率采样滤波器商通滤波器内插滤波器无限冲激响应单位冲激不变变换在系统可编程联合测试行动小组极限环低通滤波器每秒百万次采样印制电路板锁相环功率谱密度狣猼狝/·疢全通滤波器
可编程单芯片系统静态随机存储器硬件描述语言随机访问存储器余数系统信噪比.—片上系统测试访问端口缩略字表/琒猼狽
始盟翩躲每玄亟日期:夕巾‘、使用学位论文本人声明所呈交的学位论文是本人在导师指导下进行的研究工作及取得的研究成果。据我所知,除了文中特别加以标注和致谢的地方外,论文中不包含其他人已经发表或撰写过的研究成果,也不包含为获得电子科技大学或其它教育机构的学位或证书而使用过的材料。确的说明并表示谢意。的规定,有权保留并向国家有关部门或机构送交论文的复印件和磁盘,允许论文被查阅和借阅。本人授权电子科技大学可以将学位论文的全部或部分内容编入有关数据库进行检索,可以采用影印、缩印或扫描等复制手段保存、汇编学位论文。C艿难宦畚脑诮饷芎笥ψ袷卮斯娑
⒄狗较数字滤波器,怯糜谔崛∮杏眯藕呕蛘吒谋湫藕拍持痔匦缘数字信号处理单元,也是现代信号处理系统的重要组成部分之一。因具有模拟滤波器所无法代替的新特性,数字滤波器在数字通信