文档介绍:国防科学技术大学
硕士学位论文
高速数据采集ADC行为级建模与关键模块设计
姓名:严少石
申请学位级别:硕士
专业:电子科学与技术
指导教师:张亮
20071101
完成了其中关键模块一采样保持电路、高速比较器以及温度码【康蕉坡胍肼肫鞯纳摘要模数转换器鞘莶杉低车墓丶?椋珹的性能制约着数据采集系统的采样速率和分辨率。在高采样率低分辨率的数据采集场合,比如超宽带通信应用中,一般采用高速虯。杓剖鞘;旌仙杓频囊桓鲋匾7较颉D壳埃谑;旌设计中,广泛采用了自顶向下的设计流程,为了提高电路设计的效率和仿真的速度,需要建立电路的行为级模型。对行形<督R彩翘岣逜设计与仿真一个四位分辨率、四通道时间并列结构、单通道采样速率达到腇型关键词:数据采集,虯,时间并列,行为级建模,采样保持,高速比较器,温度码到二进制码译码器效率的一条重要途径。基于以上考虑,本文使用和工具,建立了一个四通道时间并列虯的行为级模型,并对通道不匹配等非理想情况进行了仿真。然后,设计了计,给出了仿真结果和最终版图。电路设计采用的是公司的工艺。国防科学技术大学研究生院学位论文
瓵,谢也.,猧//琱国防科学技术大学研究生院学位论文瑃琲猻,.—/,—猙!疭琫..,.瓵甌篸
图目录图数据采集系统基本框图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图常用直媛屎筒裳实墓叵怠幕究蛲肌理想奶匦郧呒捌淞炕蟛睢木蔡匦浴图斜坡测试框图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯籉型慕峁雇家约盎颈冉掀鹘峁埂图火花码产生示意图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图多通道时间并列峁埂ぁ图耐ǖ涝鲆娌黄ヅ淠P汀图硐胨耐ǖ朗奔洳⒘蠥采样普通信号⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯·图鲆娌黄ヅ涞乃耐ǖ朗奔洳⒘蠥采样普通信号⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯·图鲆娌黄ヅ涞乃耐ǖ朗奔洳⒘蠥输出频谱混叠⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图鲆娌黄ヅ涞氖奔洳⒘蠥采样正弦信号⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图耐ǖ榔貌黄ヅ淠P汀图貌黄ヅ涞乃耐ǖ朗奔洳⒘蠥采样普通信号⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯·图蔷炔裳вδP汀图硐氩裳蛄泻头蔷炔裳蛄小图乖斓氖奔渚炔裳蛄小图蔷炔裳乃耐ǖ朗奔洳⒘蠥采样正弦信号⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图自顶向下的设计流程⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯·行为级建模与电路设计流程⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图理想比较器的电路符号和传输曲线⋯⋯⋯⋯⋯⋯..,⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯·图邢拊鲆姹冉掀鞯拇淝吆桶У鞯缪沟拇淝摺图磁滞比较器传输曲线⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯...⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯“图硐牒头抢硐氡冉掀鞯男形<赌P汀图理想和非理想比较器行为级模型的传输曲线⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯·图硐形<赌P汀图匦圆馐钥蛲肌淙胝也ㄐ藕藕虳输出⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯”淙肼湫逼滦藕藕虳输出⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯馐钥蛲肌图理想虯行为级模型⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一中的馐酝肌图国防科学技术大学研究生院学位论文
露忍徊范胖坡胍肼肫髀呒ぁ硐階与非理想涮匦郧摺图耐ǖ朗奔洳⒘蠪型形<赌P汀图四通道时间并列虯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯·图禾裳3值缏坊窘峁埂图采样保持电路的沟道电荷注入效应和时钟馈通效应⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯”图应用伪开关和差分结构减小误差⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯·し糯笃鞯缏贰し糯笃鞯闹绷魈匦郧摺图斗糯笃骱鸵唤姿嫫鞯缏贰图偎娣糯笃鞯墓ぷ髂J健图唤姿嫫魇涑鎏匦浴图姿嫫鞯缏贰姿嫫鞣糯蟛钅P藕拧锁存器的逻辑图和真值表⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图冉掀鞣抡娼峁图数模混合电路版图设计策略⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图指状交叉电阻与虚拟管技术⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图指状堋图多晶硅电阻和交叉电阻梯度⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图抢硐虯行为级模型⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图腎与匦浴图硐牒头抢硐階行为级模型输出频谱⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图耐ǖ繤型ǖ涝鲆娌黄ヅ淝榭龇治觥图时钟信号的相位⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图应用9氐牟裳3值缏贰图采样保持电路的实现⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图裳3值缏贩抡娌ㄐ巍图高速比较器结构框图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图姿嫫鞯墓ぷ髂J健图锁存器电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯综合以后的门级电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图四通道时间并列季植呗浴图共心法匹配例子⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图阱和衬底结二极管⋯⋯⋯⋯⋯⋯