1 / 77
文档名称:

MPEG-4H.264中去块效应滤波子系统原型设计与实现.pdf

格式:pdf   页数:77
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

MPEG-4H.264中去块效应滤波子系统原型设计与实现.pdf

上传人:minzo 2014/2/19 文件大小:0 KB

下载得到文件列表

MPEG-4H.264中去块效应滤波子系统原型设计与实现.pdf

文档介绍

文档介绍:合肥工业大学
硕士学位论文
MPEG-4/
姓名:覃春平
申请学位级别:硕士
专业:微电子学与固体电子学
指导教师:梁齐
20100301
.,基于块编码方法在性能、复杂度、兼容性和市场需求等但是,基于块的编码方法存在块效应问题一一由于各变换块的单独量化以及运极大地影响图像的视觉质量和压缩效率。为了消除块效应,.悠笛顾标准引入后处理去块效应滤波器,利用解码时所得到的各种参数对解码后的视频进行平滑处理,以消除虚假边缘。在视频压缩标准中,则引入环路滤波系统,把去块效应滤波器作为编解码器的重要组成部分,将滤波后的帧用于后续帧的运动补偿预测,从而避免了虚假边界积累误差导致的图像质量的进一步降低。本文研究了系统的硬件设计及实现,完成的主要工作包括以下几个杓芃/去块效应滤波体系结构。用自顶向下的设计方法,把去块效应滤波系统电路具体划分为多个子模块,然后对这些子模块进行了详细的设计和说明,介绍了子模块的功能、内部硬件结构以及操作时序等。芯刻岣呷タ樾вβ瞬ㄏ低承阅艿姆椒ā2捎靡恢掷┱姑恐⊥枷竦左边和上边两个边界的方法,避免了去块效应滤波的不规律性,有效简化滤波控制系统的硬件实现;同时,还采用基于宏块流水解码与块内流水滤波的双流水滤波结构,有效提高解码速度;改进滤波顺序,实现数据读写与滤波计算并行执行,有效提高解码滤波的实时性能。呕娲⑵髯试础S呕荽娲⒔峁梗捎檬菘矶任位的双端口可同时读写的存储器件,省却转置装置,有效节减少芯片面积;设计数据重用机制以减少数据吞吐量,有效节省硬件开销的同时提高滤波速度。,完成抡妗⒚偶斗抡婧虵布蜕杓朴胙橹ぃü蕴肓鞔覲端传到开发板,经过视频解码系统解码后在允酒魃辖邢允尽经过实际视频码流测试,.蟠砣タ樾вβ瞬ㄏ低晨梢源锏組简单类和高级类实时解码的技术要求,去块效应滤波系统可以达到主关键词:去块效应滤波器,,.,因此在视频压缩领域得到广泛应用。动补偿中插值运算引入的误差,导致视频误差。量化步长越大,块效应越明显,方面:要档次的技术要求。
.,.,,瓵甌,猙,.甌..猟,,,,,.,.Ⅱ
,,,Ⅱ
⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯环路去块效应滤波像素取样示意图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯后处理去块效应滤波器在整个解码器中的位置⋯⋯⋯⋯。后处理去块效应滤波器滤波边界两边采样的象素值⋯⋯⋯⋯⋯⋯..后处理去块效应滤波器滤波流程⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯后处理去块效应滤波器的基本滤波顺序⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯本文改进的后处理去块效应滤波器的滤波顺序⋯⋯⋯⋯⋯⋯⋯⋯⋯⒍⋯⋯⋯⋯⋯⋯⋯@⋯⋯⋯.环路去块效应滤波中一个楹嵯蚧蛘咦菹虮呓绲穆瞬ㄑ恪亮度的依赖内容的边界滤波强度计算过程⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯环路去块效应滤波系统在解码器中的位置⋯⋯⋯⋯⋯⋯⋯⋯⋯解码器的系统硬件实现结构图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯解码器基于宏块三级流水线的时序图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。环路去块效应滤波的基本顺序⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.本文改进的环路去块效应滤波顺序⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。环路去块效应滤波系统亮度当前宏块中个榈慕涣飨凳娲⒔环路去块效应滤波系统亮度当前宏块中个榈脑硕噶看娲⒔构⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.环路去块效应滤波系统查找表查找层次⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯环路去块效应滤波系统边界强度计算顺序及存储结构⋯⋯⋯⋯⋯⋯.环路去块效应滤波系统中间数据块转置结构⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯环路去块效应滤波系统硬件实现结构⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.Ⅶ⋯⋯⋯⋯⋯⋯⋯⋯。环路去块效应滤波流程⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.解码器昕榇砹鞒掏肌解码器宏块处理流程⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯构⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.
后处理去块效应滤波系统控制中心仿真波形⋯⋯⋯⋯⋯⋯⋯⋯⋯.⒌ピJ褂们榭龇抡娌ㄐ巍环路去块效