文档介绍:东南大学
硕士学位论文
基于FPGA的TD-SCDMA核心网数据包分流系统的设计与实现
姓名:汤凯旋
申请学位级别:硕士
专业:信息与通信工程
指导教师:胡爱群
20090115
摘要随着通信技术的高速发展,网络已经广泛应用到科学研究、工程设计、娱乐、日常生活等各个方面。数据包分类是许多英特网应用的关键技术,如踩ā⒓嗫亍⒍媒体通信等。本文基于平台,,有效降低对于单台协议分析主机的带宽要求,实现整个系统的线速处理。全文的主要工作如下:≈咸岢隽吮鞠低撤至鞴嬖蚣具有的形式。设计了以为核心的网络处理前置机硬件平台,该平台具有良好的软硬件升级特性,主要模块有:电源、时钟、以太网接口、串口、、取M狈治隽烁咚貾布线中电源分配、传输信号线、耦合干扰等问题,并给出了杓平饩龇桨浮分析了逻辑电路中的异步时钟域亚稳态现象以及传统字节型的结构,在此基础上设计了异步以太网帧型,使用格雷码有效降低地址比较电路中出现亚稳态的概率。在分析常用数据包分类算法的基础上提出了基于緾算法的分流模块逻辑设计方案,将关键查询延时减少为鍪敝又芷凇J褂肧缧阅芊治鱿低对分流模块进行了测试,实验表明该方案达到了莸南咚俅砟芰Α基于平台构建嵌入式系统,并在该系统上进行从驱动层到应用层的软件设计,完成了分流系统的规则配置功能。关键词:.诵耐莅至鳎現現度胧较低
胁齞╱锄代,唿鸭弧薹ǎ甈瑚∞.觚铆眦捱髈篢ⅱ鬿如嬲瑂緈,ⅰ,琇,锄瑀,锄陏鴉:一觚蒩瑄琯琧,锄鷄赿,瑆甌.,.阛芶.,絜..鴈,絤够,,,
插图目录咖孙隖涌谠硗肌图’.低澈诵耐糠值墓δ艿ピ!协议框架⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..ㄍ方峁埂图协议分析系统框图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图网络处理前置机功能逻辑框图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图业务分流方案逻辑框图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。图网络模型图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图以太网报头结构⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯报头结构⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。ㄍ方峁埂瓹数据包结构图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯畊数据包结构图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..图布低彻δ芸蛲肌图电源分配结构图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.核心电源稳压电路⋯⋯⋯⋯一⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图转妊沟缭础转妊沟缭吹缏贰图开关电源时钟同步电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯稳压电源⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯妊沟缭础趵嵌入式系统时钟产生电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图系统时钟发生电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯差分时钟产生电路⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..图д滓蕴锢聿憬涌谠硗肌涌谠硗肌涌谠硗肌纸谙咝訤騢原理图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯...⋯⋯⋯⋯⋯⋯纸赯同步⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..配置链⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。隒涌谠硗肌私隖涌谠硗肌图接口原理图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图电源分配系统⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图电流闭合回路的几个方法⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图前置机缭捶峙洹图缭床愕缭捶峙浞植纪肌图信号通过过孔的返回路径⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。图信号反射产生振铃⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图煽刈杩瓜吣P汀图带状线与微带线地结构⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图跎俣系愕牟枷叻椒ā图种叩拇怼图枷呷菪愿扇攀疽馔肌图奎电感性干扰⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯
图以太网送獠拷涌凇乖焓莅东南大学硕士学位论文图行愿扇偶捌浣饩龇桨浮图分流系统逻辑框图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯蕴P汀图以太网数据包帧格式⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯块功能框图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯内部功能结构图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图触发器的建立和保持时间⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯