文档介绍:电子科技大学
硕士学位论文
姓名:左宏权
申请学位级别:硕士
专业:信息与通信工程
指导教师:林水生
20070101
摘要路设计将整个电子系统集成在单个芯片内,即“片上系统际跻丫晌O衷诔蠊婺<傻缏飞杓频姆⒄骨魇疲乇鹗乔度胧缴杓浦分来详细阐述设计。和应用相关的部分主要是数据控制、寄存器、中断、解码、最后,本文介绍了职核的模块功能验证、系统验证以及上的业务测试。随着集成电路深亚微米制造工艺和设计技术的不断发展,越来越多的集成电应用广泛。际跸灾岣吡松杓频募啥取2⑶彝ü灾J恫ê母从茫芴岣呱杓评寐剩涌觳飞杓浦芷凇6当今嵌入式设备,通常作为机外设,一般采用芟吆蚉ㄐ拧K陨杓一种用于杓频腢设备控制核,具有很大的实用价值。本文首先概述了嵌入式系统中常用的推献芟呒际酰⒓虻ソ樯芰和街肿芟咝榈奶氐悖固岢隽嗽谏杓浦行枰W⒁獾牡胤剑上层协议和功能的选择等。然后,本文描述了核的系统设计,包括应用环境、规格设计和总体模块划分。接着按照是否和应用相关、是否可复用的标准,把设计分为两部多路选择模块,这些模块基本不能复用。和应用无关的涌谀?椋ㄒ桓和一个际遣捎每筛从玫纳杓品椒ǎ梢员黄渌杓聘用。,并且有较好的实际性能。关键词:、、,”。‘
..篻,,,瑀,佣..瑆铭甆,瑂膖祎篣、.琣.,..
图目录型瓵总线结构⋯⋯⋯⋯⋯⋯⋯一⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。嘲酱洹弧豳目录圈低匙芟咄仄擞摹疘低巢愦谓峁雇肌图ㄐ帕鳌弧幽控制传输⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯....⋯⋯⋯⋯。幽卸螴洌弧В幽騃洹弧图鮋传输一⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯幽湫偷腁低场ā豳鴚腁传褊时序⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯...⋯⋯⋯一。幽总线控制权切换时序酗⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯。⋯⋯⋯⋯⋯⋯⋯⋯。圈麻环境⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..总体结构模块分布幽⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯...⋯⋯⋯⋯..Γ方式数据传输⋯⋯⋯一⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.荽洹ā弧图荽洹弧图寄存器数据传输⋯⋯⋯⋯⋯⋯...⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯?榈缏稩璺ā啊Аā弧ā状态转换酗⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯~产生嗌镜囊话懔餍Α对钩6潦毙颉唬渎保琱一⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.豳读保甴读保琤结粜⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯...⋯⋯⋯⋯,..⋯读保珼结束⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯~一。读保琒洹ā幽状态转换凹⋯¨.⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.斟罝的正常时序⋯⋯⋯⋯⋯...⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯...⋯⋯⋯⋯⋯⋯时。罝的时序⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..时,罝的时序⋯...⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.,.⋯⋯⋯⋯⋯⋯⋯⋯..硖崆爸铡縯涞氖毙变化!ā、倍粱撼宓那榭觥唬А、惫撼宓那榭觥АА蟣外部刂破鹘涌谑毙蛴摹ā读操作时序⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯...⋯⋯⋯⋯⋯⋯...⋯⋯⋯⋯⋯⋯⋯⋯⋯一⋯床僮魇毙颉涌谑毙颉图多昵牒虸控制时序⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.,.⋯⋯⋯⋯⋯⋯⋯⋯⋯。控制的多事务长度甋獇⋯⋯⋯⋯⋯⋯⋯⋯⋯...⋯.⋯........⋯.....⋯..
图目录幽橹せ肪惩图滴癫馐曰肪场
表目录规格表⋯.状态转换表⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.表信号线表⋯⋯⋯⋯⋯表刂贩峙浔怼表鞫说慊撼逑刂贩峙浔怼表各种目刂浦卸媳怼总中断向越丧⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯“表接寄存器表⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯刺;槐怼Ⅵ..⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯....。........................⋯....
、琈禾等儿家人公司联台制订的钎对结构总线扩展协议的一种阂当曜迹衷谕℉=涌诠娣丁之间竹绥规范。串行接口引擎。主要完成橹惺萘绰层的部分功能。菥名致计企业,本文档也把其鞢统际为镜南低匙芟呓峁甽緿控制锫控制的中访外部刂破骺刂频鴈畂
导师签名:“剧卢抄己签名:壳密狂独创性声明关于论文使用授权的说明本人声明所呈交的学位论文是本人在导师指导下进行的研究工作及取得的研究成果。据我所知,除了文中特别加以标注和致谢的地方外,论文中不包含其他人已经发表或撰写过的研究成果,也不包含为获得电子科技大学或其它教育机构的学位或证书而使用过的材料。与我一同工作的同志对本研究所做的任何贡献均已在论文中作了明确的说明并表示