1 / 127
文档名称:

21电工学第七版_第21章_触发器和时序逻辑电路-课件(PPT·精·选).ppt

格式:ppt   页数:127页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

21电工学第七版_第21章_触发器和时序逻辑电路-课件(PPT·精·选).ppt

上传人:aidoc3 2016/3/1 文件大小:0 KB

下载得到文件列表

21电工学第七版_第21章_触发器和时序逻辑电路-课件(PPT·精·选).ppt

相关文档

文档介绍

文档介绍:应用举例应用举例本章要求本章要求1. 1. 掌握掌握RR--SS、、JJ--KK、、DD触发器的逻辑功能及触发器的逻辑功能及不同结构触发器的动作特点不同结构触发器的动作特点;;2. 2. 掌握寄存器、移位寄存器、二进制计数器、掌握寄存器、移位寄存器、二进制计数器、十进制计数器的逻辑功能,会分析时序逻辑十进制计数器的逻辑功能,会分析时序逻辑电路电路;;3. 3. 学会使用本章所介绍的各种集成电路学会使用本章所介绍的各种集成电路;;4. 4. 了解集成定时器及由它组成的单稳态了解集成定时器及由它组成的单稳态触发器器和多谐振荡器的工作原理和多谐振荡器的工作原理。第第2121章章触发器和时序逻辑电路触发器和时序逻辑电路电路的输出状态不仅取决于电路的输出状态不仅取决于当时当时的输入信号,的输入信号,而且与电路而且与电路原来的状态有关,当输入信号消失后,有关,当输入信号消失后,电路状态仍维持不变电路状态仍维持不变。这种。这种具有存贮记忆功能具有存贮记忆功能的电的电路称为时序逻辑电路。路称为时序逻辑电路。时序逻辑电路的特点:时序逻辑电路的特点:下面介绍双稳态触发器双稳态触发器,它是构成时序电路的它是构成时序电路的基本逻辑单元。基本逻辑单元。:特点:1. 1. 有有两个稳定状态两个稳定状态“0”态态和“1”态;2. 能根据输入信号将触发器置成能根据输入信号将触发器置成““00””或或““11””态态;3. 3. 输入信号消失后,被置成的输入信号消失后,被置成的“0”或“1”态能保存态能保存下来,即具有记忆功能。下来,即具有记忆功能。双稳态触发器:双稳态触发器:是一种具有记忆功能是一种具有记忆功能的逻辑单元电路,它能储存的逻辑单元电路,它能储存一位二进制码。一位二进制码。&QQQQG1& RR--SS触发器触发器两互补输出端1. 1. 基本基本RR--S S 触发器触发器两输入端正常情况下,正常情况下,两输出端的状态两输出端的状态保持相反。通常保持相反。通常以以QQ端的逻辑电端的逻辑电平表示触发器的平表示触发器的状态,即状态,即QQ=1=1,,QQ=0=0时,称为时,称为““11””态;反之为态;反之为““00””态。态。反馈线触发器输出与输入的逻辑关系10001设触发器原态为“1”态。翻转为“0”态(1) SD=1,RD = 011001100&QQQQG1&G2SSDDRRDD设原态为“0”态100001111110触发器保持“0”态不变复位00结论: 不论触发器原来为何种状态,当SD=1,RD=0时,将使触发器置“0”或称为复位。&QQQQG1&G2SSDDRRDD0011设原态为“0”态00111111000翻转为“1”态(2) SD=0,RD = 1&QQQQG1&G2SSDDRRDD设原态为“1”态0**********触发器保持“1”态不变置位11结论: 不论触发器原来为何种状态,当SD=0,RD=1时,将使触发器置“1”或称为置位。&QQQQG1&G2SSDDRRDD1111设原态为“0”态00110000111保持为“0”态(3) SD=1,RD = 1&QQQQG1&G2SSDDRRDD