1 / 9
文档名称:

逻辑分析仪论文.doc

格式:doc   大小:350KB   页数:9页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

逻辑分析仪论文.doc

上传人:ttteee8 2020/7/15 文件大小:350 KB

下载得到文件列表

逻辑分析仪论文.doc

相关文档

文档介绍

文档介绍::..简易逻辑分析仪摘要:数字电路调试中,往往要测试多路信号波形,分析其逻辑关系,采用普通示波器时,,在测试数字电路、研制和维修电子计算机、微处理器,以及各种集成化数字仪表和装置中具有广泛的用途。本系统采用单片机89C52与CPLD结合实现简易逻辑分析仪的基本功能。用CPLD产生8路可预置的循环移位逻辑信号序列,由89C52实现信号采集、处理、控制、存储、显示等功能。关键字:逻辑分析仪CPLD单片机触发字一、 总体方案设计与论证方案一:用分立元件构成的简易逻辑分析仪具有运算速度快、成本低等优点,但组成复杂、调试困难、精度低、可靠性差。方案二:整个系统采用CPLD/FPGA,具有运算速度快、集成度高,但CPLD器件运算能力差、调试困难、可靠性难以得到保证。而且因为记时、计数的存储与动态显示占用CPLD内部资源较大,所以整体系统需用较大规模的CPLD器件,成本较高。系统结构如下图所示:方案三:整个系统由双单片机实现,一单片机实现时序逻辑信号的产生,另一单片机实现信号采集、处理、控制、存储功能,但单片机时钟频率太低,不适合构成高速输入/输出装置。方案四:采用单片机与CPLD结合实现。由CPLD构成数字信号发生器,利用其速度快的特点能准确、有效的产生逻辑信号。由89C52实现信号采集、处理、控制、存储、显示等功能。系统结构如下图所示:根据实用性和性价比,本系统采用了方案四。二、 基本原理与方案实现1、数字信号发生器:整个电路主要由CPLD最小系统板和键盘电路组成。如图1所示:其中八个键为预置循环移位逻辑信号序列的输入键,一个确认键,由CPLD预置输出8路循环移位逻辑信号序列,输出信号为TTL电平,序列时钟频率为100H乙并能够重复输出。2、前向输入通道:前向输入通道由稳压电路、数字电位器、8路比较器构成。电路如图2所示。—37V,—,%U,%U,内部含有过流、过热和调整管安金工作区保护电路,具有安全可靠,应用方便和性能优良等特点。X9511是一个理想的按钮控制的电位器,含有31个电阻单元的电阻阵列,在每个电阻单元之间和任一端都有可以被滑动单元访问的抽头点,活动单元的位置由/PU、/PD输入端控制,活动端的位置可以被存储在一个EEPR0M中,因而在下一次重新上电时可以被重新调用。利用X9511的功能特点就能实现32级电位可调。(3)端,由X9511控制逻辑信号门限电压,—4V范围内按16级变化,以适应各种输入信号的逻辑电平。数字电位器比机械式电位器调节更精确,不受意外影响(振动、污染等),转换方便,易于装配。8路比较器由TL084高性能通用运算放大器构成,X9511第三端输出的电压值作为基准电压,当输入信号电压高于基准电压时,输出高电平;当输入信号电压低于基准电压时,输出低电平。8路输出的逻辑电平直接传送给单片机的P1口。3、单片机控制系统:89C52芯片是MCS-51系列的单片机,管脚与8031芯片是完全兼容的,并且89C52