1 / 57
文档名称:

第八讲动态时序逻辑电路ppt课件.ppt

格式:ppt   大小:1,988KB   页数:57页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

第八讲动态时序逻辑电路ppt课件.ppt

上传人:mkjafow 2020/9/30 文件大小:1.94 MB

下载得到文件列表

第八讲动态时序逻辑电路ppt课件.ppt

文档介绍

文档介绍:---ArnoldShi动态Latch和RegisterT1T2I1I2QQMDC1C2!clkclkclk!clk!clkclkmastertransparentslaveholdmasterholdslavetransparentmasterslave建立时间tsu=维持时间thold=传输延时tc-q=tpd_tx02tpd_inv+tpd_tx(只需8个晶体管,节省功耗和提高性能,甚至可只用NMOS实现)---ArnoldShi动态Latch和Register特点比静态Latch和Register简单基于在寄生电容上存储电荷,由于漏电需要周期刷新(或经常更新数据)“不破坏地”读信息:---ArnoldShi动态FF的时钟重叠T1T2I1I2QQMDC1C2!clkclkclk!clk!clkclk0-0重叠竞争限制条件toverlap0-0<tT1+tI1+tT21-1重叠竞争限制条件toverlap1-1<---ArnoldShi动态两相边沿触发器clk2clk1tnon_overlapT1T2I1I2QQMDC1C2clk1!clk1clk2!---ArnoldShi动态latch和寄存器的问题高阻抗的内部动态节点易受噪声源的干扰漏电影响了低功耗(例如停止时钟以节省功耗)技术内部动态节点的电压并不跟踪电源电压的变化,从而降低噪声容限D!clkclk解决办法:增加一个弱反馈反相器这会增加抗噪声能力,但会增加延时除高性能数据通路外,---ArnoldShi更精确的setuptime分析tc2q(时钟至输出时间(tD2Q数据与时钟之间的时间)---ArnoldShiSetuptime的三种定义方法tsu为使寄存器出错的最小Datatoclock时间tsu=min{tDQ}=min{tDC+f(tDC)}tsu为使ClocktoQ的时间增加一固定的百分比(5%)---ArnoldShiSetupTime图解时钟到达前Latch的电路状态(Setup-1情形):---ArnoldShiSetup/HoldTime图解时钟到达前Latch的电路状态(Setup-1情形):---ArnoldShi