1 / 56
文档名称:

高性能北桥芯片的PCI接口电路设计.pdf

格式:pdf   页数:56页
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

高性能北桥芯片的PCI接口电路设计.pdf

上传人:sp4772 2016/5/6 文件大小:0 KB

下载得到文件列表

高性能北桥芯片的PCI接口电路设计.pdf

文档介绍

文档介绍:国内图书分类号:TN47 学校代码:10213 国际图书分类号: 密级:公开工学硕士学位论文高性能北桥芯片的PCI接口电路设计硕士研究生:孙超导师:王明江教授申请学位:工学硕士学科:微电子学与固体电子学所在单位:深圳研究生院答辩日期:2011年12月授予学位单位:哈尔滨工业大学 Classified Index: TN47 : Thesisfor the Master Degree in Engineering THE PCI INTERFACE CIRCUITDESIGN OF HIGH PERFORMANCE NORTH BRIDGE CHIP Candidate: Sun Chao Supervisor: Mingjiang Academic Degree Applied for: Master of Engineering Specialty: Microelectronics and Solid-State Electronics Affiliation: Shenzhen Graduate School Date of Defence: December, 2011 Degree-Conferring-Institution: Harbin Institute of Technology 哈尔滨工业大学工学硕士学位论文-I- 摘要 PCI局部总线是具有多路地址线和数据线的高性能32/64位总线。当今在 USB、IEEE1394等串行总线广受欢迎,PCI Express总线不断施压的情况下,PCI 总线以其技术成熟可靠、成本低的优势,依旧占据了相当大的市场份额,特别是在嵌入式市场,所以在较长的时间内PCI总线还会继续得到广泛的应用。本文是在实****期间所参加的项目—某高性能北桥芯片研制的基础上,完成了 PCI接口电路的设计和验证的相关工作的。本款芯片是作为与飞思卡尔 MPC7XX系列PowerPC处理器配套的主要面向高端嵌入式市场而推出的产品, 具有高性能、低成本、高效益的特点。本文的主要研究内容如下: 论文的前半部分主要介绍了PCI总线规范()以及桥片NB107的设计要求和相关的技术参数。本文的后半部分则采用了自顶向下的设计方法和自底向上的验证方法完成了接口电路的设计、功能验证、逻辑综合以及后仿真。其中用自顶向下的设计方法将PCI接口电路向下划分为若干个功能模块,主要包括地址译码、奇偶校验、主从状态机、异步FIFO、配置空间、内部寄存器组等模块。在设计的过程中还对不断出现的难点进行了探讨,并且提出了解决的办法。在完成上述的工作之后搭建并且不断优化完善了仿真验证平台,完成了从模块级到系统级的仿真验证, 并且分析解决了在验证过程中出现的一些问题。流片成功后经过测试证明本款芯片的PCI接口电路达到了设计要求。关键词:PowerPC处理器;北桥芯片;PCI总线;PCI接口电路哈尔滨工业大学工学硕士学位论文-II- Abstract The PCI local busis the high performance 32/64bits bus that hasthe multi-channel addressand data bus. NowtheUSB, IEEEl394 and some otherserial bus are very popularand the more advanced PCI Expresshas been applied on new product,butthe PCI bus still occupied the quite big market share by its high reliability andlower PCI buswill stillobtain the widespreadapplicationin the long run. Thedata and pictures come from thepracticalproject Iparticipated -a high-performance north bridge chipfor thesis mainly plished the P