1 / 17
文档名称:

毕业设计答辩模板精要.ppt

格式:ppt   页数:17
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

毕业设计答辩模板精要.ppt

上传人:用户头像没有 2016/5/19 文件大小:0 KB

下载得到文件列表

毕业设计答辩模板精要.ppt

文档介绍

文档介绍:2017-1-25 毕业设计答辩论文题目: 基于 FPGA 的非线性视频切换器设计指导老师: 专业班级: 答辩人: 学 号: 2017-1-25 主要内容?课题介绍?硬件电路设计?软件设计?总结 2017-1-25 课题介绍—课题背景随着电视应用越来越广泛,用于视频制作和节目播放的视频切换器也得到广泛应用,视频切换器能以某种方式从两种或更多种节目源中选出一路或多路信号送出, 实现节目多样化, 是一种可达到一定艺术效果的电视节目制作设备。此外,还适用于多功能会议室、家庭影院、控制中心、展厅、电化教学、监控室等。控制中心家庭影院 2017-1-25 课题介绍—设计目标?首先对输入的 SDI 格式的视频进行电缆均衡和时钟恢复,传送到视频切换模块?将处理后的 SDI 视频进行串并转换和解码,经过视频切换后,再进行并串转换和编码,传送到 SDI 发送模块?将输出的 SDI 格式的视频经过电缆驱动后输出 2017-1-25 课题介绍—关键技术介绍 SDI 视频格式介绍: SDI 视频格式中设计了 TRS 信号来确定帧头,它分为 EAV 和 SAV 两种, 格式用 16 进制数统一表示为: 3FF 000 000 XYZ 。XYZ 的含义包含场标志符号、垂直消隐标志和行消隐标志。非线性切换算法介绍: ???? BBAA OUTVskfVskfV????,, 2017-1-25 硬件电路设计—硬件框图 2017-1-25 硬件电路设计— FPGA 主芯片本文采用的 FPGA 芯片是 Altera 公司的 Cyclone III 系列的 EP3C25Q240C8 。该芯片内核电源为 ,有 8 对时钟输入差分口和 30对数据输入差分口, 成本低,功耗低,系统集成度高。 2017-1-25 硬件电路设计—外围电路设计电缆均衡模块: 能够对传输距离在 0-350 米之间的信号损失进行自动均衡补偿,减少信号衰减、失真并降低相移。支持传输速率在 143Mb/s 一 360Mb/S 的多个速率标准的数字分量信号。时钟恢复模块: 支持 4种标准速率的 SDI 流: 143Mb/s 、 177Mb/s 、 270Mb/s 、 360Mb/s 。完全支持 SMPTE 259 数字分量信号标准。它具有低时钟抖动、准确的数据恢复特性。电缆驱动模块: 经 FPGA 芯片处理后的视频 SDI 信号是不符合电缆传输标准的,为了满足 SMPTE 259M 标准规定的电气特性,必须将视频 SDI 信号接到电缆驱动芯片。 2017-1-25 软件设计—视频切换顶层模块 2017-1-25 软件设计—切换模块