文档介绍:摘要
脉冲序列检测器广泛应用于现代数字通信系统中 , 随着通信技术的发展,对多路脉冲
序列信号检测要求越来越高。 现代通信系统的发展方向是功能更强、 体积更小、 速度更快、
功耗更低,大规模可编程逻辑器件FPG端件的集成度高、工作速度快、编程方便、价格较
低,易于实现设备的可编程设计,这些优势正好满足通信系统的这些要求。随着器件复杂
程度的提高 , 电路逻辑图变得过于复杂 , 不便于设计。 VHDL(VHSIC Hardware Description
Language)是随着可编程逻辑器件的发展而发展起来的一种硬件描述语言。 VHDL具有极强
的描述能力 , 能支持系统行为级、寄存器输级和门级三个不同层次的设计 , 实现了逻辑设计
师多年来梦寐以求的“硬件设计软件化”的愿望 , 给当今电子通信系统设计带来了革命性
的变化。
本文针对传统的脉冲序列检测器方案 , 提出了一种基于对脉冲序列检测器设计的新方
案,该方案相对于传统的设计方法更适合于现代数字通信系统 , 不但大大减少了周边的设
备 , 也使系统设计更加灵活 , 稳定性更好 , 性价比更高 , 可以满足多种环境下的检测系统的
要求。
关键词 :多路数据选择器、 Multisim 、计数器、序列检测器
目录
摘要 1
目录 1
. 设计内容及设计要求 2
实验目的 3
参考电路 4
实验内容及主电路图 5
多谐振荡器的介绍 6
计数器的介绍 9
数据分析 12
数据选择器的介绍 14
4 实验结果 16
实验结果的分析 17
设计总结 18
致谢 19
参考文献 20
2 设计内容及技术要求
1 、设计并制作一个脉冲序列发生器,周期性的产生 8 位长度的任意脉冲序列,脉冲序列
可以通过设置电路自由设置。
2、能够检测出设置的脉冲序列,在每出现一次设置的脉冲序列时,点亮一次 LED;
3、时钟脉冲周期为 1HZ;
4、对设置的脉冲序列值通过适当的方式进行指示;
5、电源:220V/50HZ的工频交流电供电;
6、(直流电源部分仅完成设计仅可,不需制作,用实验室提供的稳压电源调试,但要求
设计的直流电源能够满足电路要求)
7、 按照以上要求设计电路, 绘制电路图, 对设计的的电路用 Multisim 或 OrCAD/PspiceAD9 进行仿真,用万用板焊接元器件,制作电路,完成调试、测试,撰写设计报告。
发挥部分:
1、其他恰当的功能。
实验目的
通过本次设计,进一步熟悉多谐振荡器、计数器、数据选择器的用法,掌握脉冲序列发生
器的设计方法。
参考电路
设计方案
周期性脉冲序列发生器的实现方法很多,可以由触发器构成,可以由计数器外加组 合逻辑电路构成,可以有
GAL构成,也可以由CPLD\FPGA构成等等。本设计采用由计 数器加多路数据选择器的设计法案,脉冲序列发生器原理框图如( 1)图所示。
图(1)脉冲序列发生器原理框图
(2)参考设计
脉冲序列发生器需要一个时钟信号,可采用由 TTL非门和石英晶体振荡器构成的串联
式多谐振荡器产生时钟信号,如图(2)所示。
主电路部分如图(3)所示,图中74LS161和与非门构成十二进制计数器,为脉冲序列的 宽度为12位。
实验内容
按照实验要求设计电路,确定元器件型号和参数;用 Multisim进行仿真,列出实验数 据,画出输出信号及其他关键信号的波形;对实验数据和电路的工作情况进行分析,得出 实验结论;写出收获和体会。
RI
1 kohm
图(2)主电路图
主电路图(2)
多谢振荡器介绍
多谐振荡器是一种自激振荡电路。因为没有稳定的工作状态,多谐振荡器也称为无
稳态电路。具体地说,如果一开始多谐振荡器处于 0状态,那么它在0状态停留一段时间 后将自动转入1状态,在1状态停留一段时间后又将自动转入 0状态,如此周而复始,输 出矩形波。
Rfi R"
对称式多谐振荡器是一个正反馈振荡电路[ , ]。5和5是两个反相器,G和码是 两个耦合电容,火也和过门是两个反馈电阻。只要恰当地选取反馈电阻的阻值, 就可以使反