文档介绍:本科毕业论文
题 目 基于FPGA的嵩速数据采集条统设计与仿真
学 院 工学院
专 业 农业电免化与有动化
毕业届别 2013
4直 名 杨新华
指导教师 扬婉霞
取 称 讲 师
甘肃农业大学教务处制
二。一三年五月
甘肃农业大学教务处制
摘要 2
关键词 2
前言 2
1系统总体方案设计 3
1需求分析 3
2 系统实现方案 4
5
1 模数转换芯片选型 5
3. 2 FPGA芯片选型 6
7
1系统的采集速度 7
2FIFO存储容量 7
2硬件电路设计 8
1硬件电路设计工具介绍 8
2硬件详细设计 8
2. 1 硬件整体方案设计 8
2. 2 详细电路设计 8
3程序的设计与实现 13
1 FPGA设计与仿真工具 13
1. 1 FPGA 结构 13
1. 2 FPGA设计流程 14
1. 3 Quartus II 介绍 15
3. 硬件描述语言VHDL简介 16
3. 2时钟管理模块的设计与实现 16
3. 3数据采集控制模块的设计与实现 17
3. 3. 1 状态机介绍 18
3. 3. 2 AD9288时序控制的设计与仿真 18
3. 3. 3 AD7278时序控制的设计与仿真 20
23
1 FIFO 介绍 23
2 FIFO的实现与仿真 24
3. 5 总体电路图 25
3. 5. 1并行AD控制电路 25
3. 5. 2 串行AD控制电路
26
结论 27
参考文献 28
致谢 29
基于FPGA的高速数据采集系统设计与仿真
(xxxxxx电气化及其自动化,甘肃兰州,730070)
摘要:本文介绍了以FPGA为核心逻辑控制模块的高速数据采集系统。通过高性能的FPGA芯片与高 速ADC相结合来实现高速采集数据的目的。文中详细的介绍了并行接口和串行接口的AD芯片、FPGA 芯片的选型,硬件电路设计及其硬件电路设计工具、FPGA程序设计所使用的工具和语言。接着介 绍了FPGA内部各模块设计,其中分别介绍了FPGA芯片、时钟管理模块的设计与仿真、采集控制模 块与缓冲模块的设计过程并给出了仿真波形。
关键词:FPGA数据采集VHDL语言
Design and Simulation of high-speed data acquisition system
based on FPGA
Xxxxxx
(Major in Agricultural Electrification and xxxxxUniversity, Gansu Lanzhou, 730070)
Abstract* This paper introduces a high speed data acquisition system is the core logic control module based on FPGA. Through the FPGA chip with high performance and speed ADC to realize the combination of high speed data acquisition objective. This paper describes in detail the selection of AD chip, parallel interface and serial interface of the FPGA chip, tool and tool for the design of FPGA program language, used in the design of hardware circuit design and hardware circuit. And then introduces the design of each module in FPGA, which were introduced by FPGA chip, the clock management module design and simulation, acquisition control module and buffer module design process and gives the simulation waveforms.
Key words: FPGA data acquisition in VHDL language
前言
在工业生产和科学技术研究的各行业中,常常需要对各种数据进行采集,如液位、