1 / 11
文档名称:

低功耗总复习资料.doc

格式:doc   大小:62KB   页数:11页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

低功耗总复习资料.doc

上传人:蓝天 2021/8/21 文件大小:62 KB

下载得到文件列表

低功耗总复习资料.doc

文档介绍

文档介绍:低功耗总复****资料
低功耗复****br/>I 简答题:
简述低功耗设计的重要性:
节约能源、封装成本(随着集成度、工作频率的不断提高,使得功耗 激增,封装与冷却问题日益严重)、可靠性(高功耗产生高热,高温使得 故障率提高);
简述各种功耗产生原理:
IC功耗=动态功耗+静态功耗;
动态功耗=翻转功耗+短路功耗;
翻转功耗=由于电路翻转所致的功耗
P翻
转?Evdd?Ec??iVdd(t)Vdddt??0??0CV2iVdd(t)Voutdt?outdd?KCoutVddf 22
短路功耗=?, N管同时导通所引起的短路电流所致功耗
Pshort?K?
12(Vdd-2Vth)3f ?;
静态功耗=?1\1结漏电功耗+亚阈电流功耗,
Pleakage?lleakageVdd? (Idiode? Isubthreshold) Vdd
概述总线翻转编码(Buss-Inverting);总线翻转编码降低的功耗 比例:1,
当t-1时刻总线上的数据B (t-1)与t时刻要传输的数据b (t)
之间的海明距离H (t小于等于N/2 (N总线宽度)时传原码,大于N/2时 传反码,增加一条线INV用于标志总线上传的是原码还是反码,传原码时 INV=O,传反码时INV=1;
由于是当某位发生跳变概率大于50%时才传反码,且N/2 (N为总 线宽度)个左右的跳变次数出现概率最高,故峰值功耗减小50%,但平均 功耗的降低<25%,且总线越宽平均功耗降低的比例越小
简述功耗估算的两种方法,及其优缺点:
电路模拟方法:优点是简单精确;缺点是速度慢,分析规模有限,与输 入激励有关;概率方法:优点是与输入激励无关,速度快规模大;缺点是 精度差,只能分析动态功耗
简述在什么样的电路中适合采用门控时钟技术(Clock Gating):
在某些时钟周期内,寄存器不工作的电路;2,具有同步控制信号、 同步装载、同步复位的电路;3,具有大量寄存器的电路
简述采用多电压域设计的理由,采用电平转换(Level Shifter) 的理由:
在SOC中部分性能要求不尽相同,可工作在不同电压下,性能要 求高的工作在高电压域,要求低的可工作在低电压域,如果采用多电压域 的话可大大降低功耗;2,在高推低时,电路虽然可以工作,但时序不准, 需要LS,在低推高时,可能出现PN管同时导通,所以必须采用LS
简述 Power-Gating 与 Clock-Gating 的不同:
Clock-Gating H关断时钟,且只能节省动态功耗,而静态功耗不变;
Power-Gating是关断电源,既能降低动态功耗,又能降低静态功耗,但
不能降低开关管漏电功耗
在有限状态机状态赋值算法的目标函数是什么,解释其意义:
1, Y?min(?PH(S,Sijij)), P表示从Si到Sj状态的概率,H表示状态Si,
Sj之间的海明距离即异或值中1的个数;2,目标是所有状态的现状态到 下一状态的跳变概率与跳变位数乘积之和的最小化
一种双门限电压技术 双阈值设计技术(Dual Threshold)是
如何达到既保持电路
速度,又能降低功耗:
对于高速翻转的关键路径电路采用低阈值电路,以保证速度,对于非
关键路径电路采用高阈值电路,减少漏流,以降低静态功耗
简述静态CMOS电路、动态M0S电路和传输门电路的优劣:
CMOS电路优点:不带时钟,易设计,翻转率小功耗小,抗噪声 抗干扰性能好,可
扩展延伸,规模大;缺点:面积大,速度慢,有毛刺,负载大
动态MOS电路优点:带时钟,速度快,负载小,面积小;缺点:
翻转率大功耗大,
设计复杂度高
传输门电路优点:适合多路选择器,电路实现简单,灵活性好;
缺点:级联速度低,
可能存在输入到输出通路
简述电源门控技术Power-Gating的组成部分,及其各自作用:
1,开关网络Switching network 为了避免多层次的Power Gating,
即避免压降过大;2,隔离单元Isolation cells 将断电模块与正常工作
模块进行隔离,且加入隔离单元
之后的输出不影响后面模块的正常工作(AND变0; OR变1; LATCH
保持);3,状态恢复单元Retention flops 将模块关断前的状态保存起
来,以供模块通电恢
复所用,减少恢复时所需的时间与功耗;
控制器单元Power gating controller 控制模块断电与通电的时
序与条件,防止意
外断电与通电;
电平转换单元Level Shifter 在多电压域中,避免高电压驱动单
元与低电压驱动
单元连接时出现的时序不准、PN管同时导通等造成的信号传输错误。
状态保留与恢复