1 / 19
文档名称:

数字逻辑电路实验报告.doc

格式:doc   大小:184KB   页数:19页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字逻辑电路实验报告.doc

上传人:2028423509 2021/9/26 文件大小:184 KB

下载得到文件列表

数字逻辑电路实验报告.doc

文档介绍

文档介绍:- .
- ..
- -.
- - 总结
数字逻辑电路设计
--多功能数字钟
学院:计算机科学与通信工程
专业:

学号:
指导教师:
- .
- ..
- -.
- - 总结
多功能数字钟
设计任务及要求
拥有正常的时、分、秒计时功能。
能利用实验板上的按键实现校时、校分及清零功能。
能利用实验板上的扬声器做整点报时。
闹钟功能
在MAXPLUS II 中采用层次化设计方法进展设计。
在完成全部电路设计后在实验板上下载,验证设计课题的正确性。
多功能数字钟的总体设计和顶层原理图
作为根据总体设计框图,可以将整个系统分为六个模块来实现,分别是计时模块、校时模块、整点报时模块、分频模块、动态显示模块及闹钟模块。
- .
- ..
- -.
- - 总结
〔1〕计时模块
该模块使用74LS160构成的一个二十四进制和两个六十进制计数器级联,构成数字钟的根本框架。二十四进制计数器用于计时,六十进制计数器用于计分和秒。只要给秒计数器一个1HZ的时钟脉冲,那么可以进展正常计时。分计数器以秒计数器的进位作为计数脉冲。
用两个74160连成24进制的计数器,原图及生成的器件如下:

-