1 / 14
文档名称:

基于MSI芯片74160设计模为100的计数器.docx

格式:docx   大小:670KB   页数:14页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

基于MSI芯片74160设计模为100的计数器.docx

上传人:vivian5400 2021/10/26 文件大小:670 KB

下载得到文件列表

基于MSI芯片74160设计模为100的计数器.docx

文档介绍

文档介绍:数字逻辑实验报告
姓 名 张聪
院(系 ) 数学与计算机学院
专 业 电气信息类
学 号 100511217
指导教师 刘昌华
武汉工业学院数学与计算机学院
2011-11-30
基于 MSI 芯片 74160 设计模为 100 的计数器
1、实验目的:
基于 MSI 芯片 74160,利用 QuartusII 软件设计并实现一个计数器的逻辑功能,通过电路的仿真和硬件验证,进一步了解计数器的特性和功能。
2、实验原理:
利用集成计数器 MSI 芯片的清零端和置数端实现归零,可以按自然态序进行计数的 N
进制计数器的方法。集成计数器中,清零、置数均采用异步方式的有 74LS163 ;均采用异步
方式的有 74LS193 、 74LS197 、 74LS192 ;清零端采用异步方式、置数端采用同步方式的有
74LS161、 74LS160 。
74161/74160 功能真值表
输入 输出
CLRN LDN ENT ENP CP D C B A QD QC QB QA RCO
0 X X X X X X X X 0 0 0 0 0
1 0 X X ↑ D C B A D C B A
1 1 1 1 ↑ X X X X 步进计数
1 1 0 X X X X X X 保持
1 1 X 0 X X X X X 保持 0
表 1
图 1
3、实验环境:
PC 机( Windows xp , QuartusII )
4、实验内容:
按照第五章相关内容, 完成计数器的实际, 包括原理图输入、
并将此计数器电路设计成一个硬件符号入库。最后利用两个 MSI

编译、综合、 适配、仿真,芯片 74160 完成一个模为
的计数器的设计,包括原理图的输入、编译、综合、适配、仿真。
5、实验步骤:
QuartusII 开“始 ”菜单 “所有程序 ”中的 “ Altera程序”框中选择 “ QuartusII如图” 1 所示:

EDA 工具中的任何一项设计都是一项工程( PROJECT) ,应首先为此工程建立一个放置与
此工程相关的文件的文件夹, 此文件夹将被 EDA 软件默认为工作库 ( WORK LIBRARY ).
一般不同的设计项目最好放在相应的文件夹中, 注意,一个设计项目可以包含多个设计文件
夹。本项目中的文件夹取名为 counter_100,路径为: E:/数字逻辑 /作业 /100511217/ 。注意:
文件夹名不能用中文,且不可带空格。

1)打开 QuartusII ,选择 File|New 命令。在 New 窗口中(如图 2 所示)的 Device Design File
中选择硬件设计文件类型为 Block Diagram/Schematic File ,然后在框图设计文件编辑窗中输入源程序图 1 的文件。
图 2
(2) 放置元件
在原理图空白处双击鼠标,跳出 Symbol 选择窗口(或单击右键选择 Inster → Symbol ) ,
出现元件对话框图 2
图 3
为了设计一位全加器, 可参考图 1,分别调入元件 input 、output、与门 AND4 、MSI 芯片 74160,并连接好。 然后分别在 input 和 output 的 PIN NAME 上双击使其变黑, 再用键盘分别输入各引脚名: CLRN , CLK (时钟), CO(输出), Q[7..0] (两个 74160 共 8 个输出)。以及 Q[0]
到 Q[7]