1 / 54
文档名称:

数字钟电路设计数电课设.ppt

格式:ppt   大小:3,571KB   页数:54页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字钟电路设计数电课设.ppt

上传人:文库新人 2021/11/26 文件大小:3.49 MB

下载得到文件列表

数字钟电路设计数电课设.ppt

文档介绍

文档介绍:数字钟电路设计数电课设
第一页,课件共54页
设 计 题 目
数字钟电路设计
第二页,课件共54页
目录
数字钟的功能要求
数字钟电路系统的组成方框图
主体电路设计
功能扩展电路的设计
整机电路
MCU控制的数字钟
第三页,课件共54页
一、数字钟的功能要求
1、基本功能
准确计时,以数字形式显示时、分、秒的时间;
小时的计时要求为“12翻1”,分和秒的计时要求为60进位;
校正时间。
第四页,课件共54页
一、数字钟的功能要求(续)
2、扩展功能
定时控制;
仿广播电台正点报时;
报整点时数;
触摸报整点时数;
其他。
第五页,课件共54页
二、数字钟电路系统的组成框图
该系统的工作原理是:
振荡器产生高稳定的高频脉冲信号,作为数字钟的时间基准,再经分频器输出标准秒脉冲信号。
秒计数器计满60后向分计数器进位,分计数器计满60后向小时计数器进位,小时计数器按照“24翻1”规律计数。
计时出现误差时可以用校时电路进行校时、校分、校秒。
第六页,课件共54页
三、主体电路的设计
主体电路是由功能部件或单元电路组成的。在设计这些电路或选择部件时,尽量选用同类型的器件,如所有功能部件都采用TTL集成电路或都采用CMOS集成电路。
整个系统所用的器件种类应尽可能少。
下面介绍各功能部件与单元电路的设计。
第八页,课件共54页
1.振荡器的设计
振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。一般来说,振荡器的频率越高,计时精度越高。
第九页,课件共54页
振荡器的设计方案一
(如5C702)中的晶体振荡器电路,常取晶振的频率为32768Hz因其内部有15级2分频集成电路,所以输出端正好可得到1Hz的标准脉冲。
第十页,课件共54页