1 / 98
文档名称:

项目二一位十进制加法计算器逻辑电路设计与制作学习教案.pptx

格式:pptx   大小:1,991KB   页数:98页
下载后只包含 1 个 PPTX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

项目二一位十进制加法计算器逻辑电路设计与制作学习教案.pptx

上传人:wz_198614 2022/3/5 文件大小:1.94 MB

下载得到文件列表

项目二一位十进制加法计算器逻辑电路设计与制作学习教案.pptx

相关文档

文档介绍

文档介绍:任务一 BCD编码器的逻辑电路设计(shèjì)与制作
【实践活动】

在电路输入端按下代表0~9的任何一个按钮开关,在输出(shūchū)端,LED就会显示与该十进制数对应的二进制数值。任何时刻只允许输入一个有效信。
(2)此设计为组合逻辑,用集成逻辑电路实现,设计方法可见后面的知识链接。
下一页
上一页
第8页/共97页
第八页,共98页。
任务二 译码器逻辑电路(luó jí diàn lù)设计与制作
【知识(zhī shi)链接1:译码器的基本知识(zhī shi)】
译码是编码的逆过程,它的功能是将具有特定含义的二进制码进行辨别,并转换成控制信号,具有译码功能的逻辑电路称为译码器。
-十进制译码器
二-十进制译码器(见图2-4)是最基本的二进制译码器,它有4个输入端,需要译码的4位二进制代码从这里并行输入;有10个译码输出端。功能是将4位并行输入的二进制代码,根据译码要求,选择10输出中的一个输出译码信息。
表2-3所示为二-十进制译码器的真值表。
下一页
上一页
第9页/共97页
第九页,共98页。
任务(rèn wu)二 译码器逻辑电路设计与制作
【知识链接1:译码器的基本知识】
由真值表可以推导出二-十进制译码器的逻辑表达式:
根据(gēnjù)以上逻辑表达式,可以绘制出二-十进制译码器的逻辑电路,如图2-5所示。
下一页
上一页
第10页/共97页
第十页,共98页。
任务二 译码器逻辑电路设计(shèjì)与制作
【知识链接1:译码器的基本知识】
-八线译码器
功能是将3位并行输入的二进制代码,根据译码要求,选择8个输出中的一个输出译码信息。典型的三线-八线译码器是74LS138.
74LS138有3个地址输入端A、B、C,它们共有(ɡònɡ yǒu)8种状态的组合,即可译出8个输出信号Y0~Y7。
74LS138的引脚排列见图2-6,功能表见表2-4。
可用两片3~8线译码器74LS138构成4-16线译码器,其具体连接如图2-7所示。
下一页
上一页
第11页/共97页
第十一页,共98页。
任务二 译码器逻辑电路设计(shèjì)与制作
【知识链接2:LED数码管及其驱动电路】
LED数码管(也称发光二极管数码管)是用显示数字、文字和符号的常用器件。如图2-8所示。
LED数码管根据管内PN结的连接方式不同,可分为共阴数码管和共阳数码管两种。共阴数码管就是管内所有PN结的阴极都连在一起,如图2-9(a)所示。使用时应将共阴端接低电平,阳极接显示译码器的哥哥输出(shūchū)端。共阳数码管就是管内所有PN结的阳极都连在一起,如图2-9(b)所示。使用时应将共阳端接高电平,阴极接显示译码器的各个输出(shūchū)端。
下一页
上一页
第12页/共97页
第十二页,共98页。
任务二 译码器逻辑电路设计(shèjì)与制作
【知识链接3:集成LED译码器】
集成LED译码器的功能是将输入的BCD码经过译码后,驱动LED数码管显示相应的十进制数。

74LS48是一种与共阴极数码管配合使用的字符显示译码器,逻辑符号(fúhào)如图2-10所示。
74LS48功能表如表2-5所示。
图2-11所示是LED七段显示器和译码驱动电路连接实例。
下一页
上一页
第13页/共97页
第十三页,共98页。
任务二 译码器逻辑电路设计(shèjì)与制作
【知识链接(liàn jiē)3:集成LED译码器】

CD4511是一个用于驱动共阴极LED(数码管)显示器的BCD码-七段码译码器,它具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流,可直接驱动LED显示器。
图2-12描述了CD5411的引脚设置及其与LED连接的方法。其真值表见表2-6。
上一页
返 回
第14页/共97页
第十四页,共98页。
任务(rèn wu)三 一位十进制加法器的逻辑电路设计与制作
【技能(jìnéng)目标】
能设计并制作一个一位十进制加法器。
【知识目标】
(1)掌握加法器的相关知识。
(2)掌握组合逻辑的设计方法。
下一页
第15页/共97页
第十五页,共98页。
任务三 一位十进制加法器的逻辑电路设计(shèjì)与制作
【实践活动】

任务的核心是设计制作一个十进制加法器,实现个位十进制加法功能,输入为两组十进制数,输出(shūchū)为输入数据相加的值(不含进位位)。任务原理见图2-13.

要求每人用逻辑门设计一位十进制加法器电路,并在焊接板(或面包板)上