1 / 10
文档名称:

实验一组合逻辑电路.doc

格式:doc   大小:276KB   页数:10页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

实验一组合逻辑电路.doc

上传人:yzhlya 2016/12/24 文件大小:276 KB

下载得到文件列表

实验一组合逻辑电路.doc

文档介绍

文档介绍:数字电子技术实验一 1 实验一组合逻辑电路的设计与测试一、实验目的 1. 掌握组合逻辑电路的实验分析方法。 2. 验证半加器、全加器的逻辑功能。二、实验器材 1 .数字逻辑实验箱 1台 2. 元器件: 74LS00 x2 74LS20 x3 74LS 4030 CD4001 导线若干三、实验原理: 设计过程一般包含 4 个步骤: 数字电子技术实验一 2 1. 半加器——只能进行本位加数、被加数的加法运算而不考虑低位进位。 A B C S & =1 半加器真值表 Ai Bi Si Ci 0 0 0 1 1 0 1 1 0 0 1 0 1 0 0 1iii iiiiiiiBAC BABABAS?????数字电子技术实验一 3 2. 能对两个 1 位二进制数进行相加并考虑低位来的进位,即相当于 3个1 位二进制数相加, 求得和及进位的逻辑电路称为全加器 Ai Bi Ci-1 Si Ci 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 1 0 1 0 0 1 1 0 0 1 0 1 1 11 7421???????? iii iCBAmmmmS iiiiiiiiBACBABAmmC???????1 53)( 数字电子技术实验一 4 数字电子技术实验一 5 四、实验内容和步骤 1. 测试半加器电路的逻辑