1 / 36
文档名称:

第八章模数转换.ppt

格式:ppt   大小:2,167KB   页数:36页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

第八章模数转换.ppt

上传人:卓小妹 2022/4/29 文件大小:2.12 MB

下载得到文件列表

第八章模数转换.ppt

文档介绍

文档介绍:第八章模数转换
第1页,共36页,编辑于2022年,星期三
模拟量输入/输出通道
模拟量I/O接口的作用
模拟量输入/输出通道的组成
第2页,共36页,编辑于2022年,星期三
一、模拟量I/O接口的作用:绝对转换精度相对于满量程输出的百分数来表示。
3.非线性误差
D/A转换器的非线性误差定义为实际转换特性曲线与理想特性曲线之间的最大偏差,并以该偏差相对于满量程的百分数度量。
4.转换速率/建立时间
转换速率实际是由建立时间来反映的。
建立时间是指数字量为满刻度值时,DAC的模拟输出电压达到某个规定值(比如,98%满量程)时所需要的时间。
返 回
第11页,共36页,编辑于2022年,星期三
三、8位D/A转换器DAC0832及其接口
1.DAC0832的内部结构
2. DAC0832的引脚特性
3.DAC0832与CPU的接口
DAC0832主要性能参数:
分辨率8位;
转换时间1μs;
参考电压±10V;
单电源+5V~+15V;
功耗20mW。
第12页,共36页,编辑于2022年,星期三
1、DAC0832的内部结构和工作原理
CS
WR1
ILE
DI7~DI0
LE1
LE2
IOUT2
VREF
IOUT1
Rfb
模拟地
DGND
AGND
VCC
数字地
8位
输入
寄存器
8位
DAC
寄存器
8位
D/A
转换器
DAC0832逻辑结构框图
WR2
XFER
第13页,共36页,编辑于2022年,星期三
2. DAC0832的引脚特性
【1】引脚分布
第14页,共36页,编辑于2022年,星期三
【2】DAC0832的引脚信号定义
DI7~DI0:8位数字量输入信号,其中DI0 为最低位,DI7为最高位。
CS#: 片选输入信号,低电平有效。
WR1#:数据写入信号1,低电平有效。
ILE:输入寄存器的允许信号,高电平有效。
XFER#:传送控制信号(通道控制信号),低电平有效。
WR2#:数据写入信号2,低电平有效
I OUT1:电流输出1,当DAC寄存器中全为“1”时,输出电流最大
I OUT2:电流输出2,它与I OUT1的关系是:I OUT1+I OUT2=常数
Rfb:内部反馈电阻引脚,该电阻在芯片内
VREF:参考电压输入端,可接正负电压,范围为-10~+10V。
VCC:芯片电源,+5~+15V,典型值为+15V。
AGND:模拟地,芯片模拟信号接地点。
DGND:数字地,芯片数字信号接地点。
第15页,共36页,编辑于2022年,星期三
3.DAC0832与CPU的接口
(1)直通方式
当CS、WR1、WR2、XFER都接数字地,ILE接高电平时,芯片即处于直通状态;
(2)单缓冲方式
此方式是使两个寄存器中任一个处于直通状态,另一个工作于受控锁存器状态或两个寄存器同步受控;
(3)双缓冲方式。
两个寄存器都分别处于各自受控状态 ;
DAC0832的工作方式
第16页,共36页,编辑于2022年,星期三
【1】直通方式
不能直接与数据线连接,须加并行接口(例如273、8255等)
第17页,共36页,编辑于2022年,星期三
【2】单缓冲方式(Ⅰ) ——一个处于直通方式,另一个处于受控的锁存方式
第18页,共36页,编辑于2022年,星期三
【2】单缓冲方式(Ⅱ) ——两个输入寄存器同步受控的方式
第19页,共36页,编辑于2022年,星期三
【3】双缓冲方式
+5V
D7~D0
IOW
地址
总线
地址
译码
320H
321H
+5V
ILE
VREF
DI7~DI0
DAC
0832
VCC
Rfb
IOUT1
IOUT2
WR1
WR2
CS
XFER
AGND
DGND
_
+
V0
第20页,共36页,编辑于2022年,星期三
例8-1
利用双缓冲方式,设CS的端口地址为320H,XFER的端口地址为321H。编写数据通过DAC0832进行D/A转换输出的程序段。
MOV DX,320H ;指向输入寄存器
MOV AL,DATA ;DATA为被转换的数据
OUT DX,AL ;数据打入输入寄存器
INC DX ;指向DAC寄存器
OUT DX,A