文档介绍:[精华] linux操作系统下c语言编程入门<unix操作系统下同样适用>
作者:007xiong  发表于:2008-12-23 22:44:07
【发表评论】【查看原文】【C/Col2 print %s\n",print_str);
}
当然由于这个程序是很短的我们可以这样来编译
gcc -c 
gcc -c 
gcc -c 
gcc -o main   
这样的话我们也可以产生main程序,
天我们修改了其中的一个文件()那么我们难道还要重新输入上面的命令
?也许你会说,这个很容易解决啊,我写一个SHELL脚本,
对于这个程序来说,,如果我们的程
序有几百个源程序的时候,难道也要编译器重新一个一个的去编译?
为此,聪明的程序员们想出了一个很好的工具来做这件事情,
下make,,我们要先编写一个非常重要的
文件.--,可能的一个Makefile的文件是:
# 这是上面那个程序的Makefile文件
main:  
gcc -o main   
:  
gcc -c 
: 
gcc -c 
: 
gcc -c 
有了这个Makefile文件,不过我们什么时候修改了源程序当中的什么文件,我们只要执行
make命令,我们的编译器都只会去编译和我们修改的文件有关的文件,其它的文件她连理
都不想去理的.
下面我们学习Makefile是如何编写的.
在Makefile中也#
:
target: components
TAB rule
.
比如说我们上面的那个Makefile文件的第二行
main:  
表示我们的目标(target)main的依赖对象(components)  
当倚赖的对象在目标修改后修改的话,
面那个Makefile第三行所说的一样要执行 gcc -o main    
注意规则一行中的TAB表示那里是一个TAB键
$@,$^,$<代表的意义分别是:
$@--目标文件,$^--所有的依赖文件,$<--第一个依赖文件.
如果我们使用上面三个变量,那么我们可以简化我们的Makefile文件为:
# 这是简化后的Makefile
main:  
gcc -o $@ $^
:  
gcc -c $<
: 
gcc -c $<
: 
gcc -c $<
经过简化后我们的Makefile是简单了一点,
一个Makefile的缺省规则
..:
gcc -c $<
这个规则表示所有的 .
这样Makefile还可以变为:
# 这是再一次简化后的Makefile
main:  
gcc -o $@ $^
..:
gcc -c $<
好了,我们的Makefile 也差不多了,如果想知道更多的关于Makefile规则可以查看相应的
文