1 / 8
文档名称:

实验二 集电极开路门电路及三态门电路的研究.doc

格式:doc   大小:20KB   页数:8页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

实验二 集电极开路门电路及三态门电路的研究.doc

上传人:wz_198614 2017/6/5 文件大小:20 KB

下载得到文件列表

实验二 集电极开路门电路及三态门电路的研究.doc

文档介绍

文档介绍:------------------------------------------------------------------------------------------------ ——————————————————————————————————————实验二集电极开路门电路及三态门电路的研究[ 实验目的]1 .熟悉集电极开路 OC 门及三态 TS 门的逻辑功能和使用方法; 2 .掌握三态门构成总线的特点及方法; 3 .掌握集电极负载电阻 RL对 OC 门电路输出的影响。[ 实验原理及参考电路] 集电极开路门和三态输出门电路是两种特殊 TTL 门电路(1 )集电极开路门在数字系统中, 有时需要将两个或两个以上集成逻辑门的输出端相连, 从而实现输出相与( 线与) 的功能, 这样在使用门电路组合各种逻辑电路时,可以很大程度地简化电路。由于推拉式输出结构的 TTL 门电路不允许将不同逻辑门的输出端直接并接使用, 为使 TTL 门电路实现“线与”功能, 常把电路中的输出级改为集电极开路结构,简称 OC ( Open Collector )结构。本实验所用 OC 门为四-2 输入与非门 74LS01 , 电路结构及引脚排列如图 4-7 所示。从图 4-7 可见, 集电极开路门电路与推拉式输出结构的 TTL 门电路区别在于: 当输出三极管 T3 管截止时, OC 门的输出端 Y 处于高阻状态, 而推拉式输出结构 TTL 门的输出为高电平。所以, 实际应用时, 若希望 T3 管截止时 OC 门也能输出高电平,必须在输出端外接上拉电阻 RL 到电源 UCC 。电阻 RL 和电源 UCC 的数值选择必须保证 OC 门------------------------------------------------------------------------------------------------ ——————————————————————————————————————输出的高、低电平符合后级电路的逻辑要求,同时 T3 的灌电流负载不能过大,以免造成 OC 门受损。假设将 n个 OC 门的输出端并联“线与”,负载是 m个 TTL 与非门的输入端, 为了保证 OC 门的输出电平符合逻辑要求, OC 门外接上拉电阻 RL 的数值应介于 RLmax 和 RLmin 所规定的范围之内。其中, 42 上拉电阻最大值: RLmax'?UU =nIoH+mIiH 上拉电阻最小值: RL 值不能选得过大,否则OC 门的输出高电平可能小于 UOmin ;RL 值也不可太小, 否则 OC 门输出低电平时的灌电流可能超过最大允许的负载电流 IOLmax 。式中, UOH-------OC 门输出高电平 UOL--------OC 门输出低电平 U------- 负载电阻 RL 所接的外接电源电压' cc m--------- 接入电路的负载门输入个数 n-------- “线与”输出的 OC 门的个数 m-------- 负载门的个数 IiH------- 负载门高电平输入电流 IiL-------- 负载门低电平输入电流 IOLmax------OC 门导通时输出端允许的最大灌电流 IOH--------OC 门输出截止时的漏电流-------