1 / 10
文档名称:

74hc595的引脚功能和作用.doc

格式:doc   大小:21KB   页数:10页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

74hc595的引脚功能和作用.doc

上传人:wz_198614 2017/6/17 文件大小:21 KB

下载得到文件列表

74hc595的引脚功能和作用.doc

文档介绍

文档介绍:74hc595 的引脚功能和作用描述 74HC59574HC595 是硅结构的 CMOS 器件, 兼容低电压 TTL 电路,遵守 JEDEC 标准。 74HC595 是具有 8 位移位寄存器和一个存储器, 三态输出功能。移位寄存器和存储器是分别的时钟。数据在 SHcp 的上升沿输入, 在 STcp 的上升沿进入的存储寄存器中去。如果两个时钟连在一起, 则移位寄存器总是比存储寄存器早一个脉冲。移位寄存器有一个串行移位输入( Ds), 和一个串行输出( Q7 ’), 和一个异步的低电平复位, 存储寄存器有一个并行 8 位的, 具备三态的总线输出, 当使能 OE 时( 为低电平), 存储寄存器的数据输出到总线。 8 位串行输入/ 输出或者并行输出移位寄存器,具有高阻关断状态。三态。[ 编辑本段] 特点 8 位串行输入/8 位串行或并行输出存储状态寄存器, 三种状态输出寄存器可以直接清除 100MHz 的移位频率[ 编辑本段] 输出能力并行输出,总线驱动; 串行输出;标准中等规模集成电路 595 移位寄存器有一个串行移位输入( Ds), 和一个串行输出( Q7 ’), 和一个异步的低电平复位,存储寄存器有一个并行 8 位的,具备三态的总线输出,当使能 OE 时(为低电平) ,存储寄存器的数据输出到总线。[ 编辑本段] 参考数据 CPD 决定动态的能耗, PD = CPD × VCC × f1+ ∑(CL × VCC2 × f0) F1 =输入频率, CL =输出电容 f0 =输出频率( MHz ) Vcc= 电源电压[ 编辑本段] 引脚说明符号引脚描述 Q0 … Q7 15,1,7 并行数据输出 GND 8地 Q7 ’9 串行数据输出 MR 10 主复位(低电平) SHCP 11 移位寄存器时钟输入 STCP 12 存储寄存器时钟输入 OE 13 输出有效( 低电平) DS 14 串行数据输入 VCC 16 电源[ 编辑本段] 功能表输入输出功能 SHCP STCP OE MR DS Q7 ’ Qn ××L↓×L NC MR 为低电平时仅仅影响移位寄存器×↑LL×LL 空移位寄存器到输出寄存器××HL×LZ 清空移位寄存器, 并行输出为高阻状态↑×LHH Q6 NC 逻辑高电平移入移位寄存器状态 0 ,包含所有的移位寄存器状态移入, 例如, 以前的状态 6( 内部 Q6 ”) 出现在串行输出位。×↑LH× NC Qn ’移位寄存器的内容到达保持寄存器并从并口输出↑↑LH× Q6 ’ Qn ’移位寄存器内容移入, 先前的移位寄存器的内容到达保持寄存器并出。[ 编辑本段] 注释 H =高电平状态 L =低电平状态↑=上升沿↓=下降沿 Z =高阻 NC =无变化× =无效当 MR 为高电平, OE 为低电平时, 数据在 SHCP 上升沿进入移位寄存器,在 STCP 上升沿输出到并行端口。 74HC595 功能简介 2011-02-07 18:27 74HC595 ,是为 Motorola 的 SPI 总线开发的一款串并转换芯片。由于 74HC595 的输入输出电平兼容 LSTTL,NMOS,CMOS 电平, 且具有较强的输出负载能力,而被广泛地运用于 MCU (微控制器)、 MPU (微处理器) 的 I/O 口扩展。 74HC595 在 5V 供电的时候能够达到