1 / 8
文档名称:

试验五触发器.docx

格式:docx   大小:72KB   页数:8页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

试验五触发器.docx

上传人:sunhongz2 2022/7/23 文件大小:72 KB

下载得到文件列表

试验五触发器.docx

相关文档

文档介绍

文档介绍:触发器及其应用
一、实验目的
1、掌握基本RS JK、D?口丁触发器的逻辑功能
2 、掌握集成触发器的逻辑功能及使用方法
3、熟悉触发器之间相互转换的方法
二、实验原理
触发器具有两个稳定状态,用以表示逻辑状态“ 1”和“0”,8-4(a)所示,其状态方程为:Qn = TQn + TQ
(a) T
T
触发器
(b) T'
触发器
图8—4 JK触发器转换为T、T'触发器
T触发器的功能如表8 — 4。
由功能表可见,当T= 0时,时钟脉冲作用后,其状态保持不变;当 T= 1时, 时钟脉冲作用后,触发器状态翻转。所以,若将 T触发器的T端置“ 1”,如图8 — 4(b)所示,即得T'触发器。在T'触发器的C矶每来一个C麻冲信号,触发器的 状态就翻转一次,故称之为反转触发器,广泛用于计数电路中。
同样,若将,虫发器。端与廊相连,便转换成T'触发器。如图8 —5所示。
JK触发器也可转换为,虫发器,如图8 — 6。
转揍电路
CF
图8— 5 D转成T'
图8 —6 JK转成D
5、CMOS发器
CMOS沿型,虫发器
CC401是由CMOS输门构成的边沿型Dtt发器。它是上升沿触发的双Drt
发器,表8—5为其功能表,图8—7为引脚排列
表8-5
— — —— — 7 + 1
S R CP D Q
1 0 x x 1
0 1 X X 0
0 0T 1 1
0
0
0
0
0
0
X
Q
14113| 1"| I 1| ic| 9 | 8 |
V0D & 心 CP2 Ra Da Sa
J CC40L3
__Qi_Qi_CPi;R^_Di__S]_Vss
l| 2| 3| 4| 5| 6| 7|
图8—7 双上升沿D虫发器
CMOS沿型J蹴虫发器
输 入
输出
S
R
CP
J
K
CT
1
0
X
x
X
1
0
1
X
X
X
0
1
1
X
X
X

0
0
T
0
0
C
0
0
1
0
1
0
0
0
1
0
0
0
1
1
Qn
0
0
X
X
C
表8—6
图8—8双上升沿J—飞虫发器
入端S?口讹高电平有效,当S= 1 (或R= 1) 态的影响,使触发器直接接置1 (或置0),
CMOS发器的直接置位、复位输 时,触发器将不受其它输入端所处状 但直接置位、复位输入端诉DR必须遵
CC402起由CMOS输门构成的边沿型J蹴虫发器,它是上升沿触发的双JK 触发器,表8 —6为其功能表,图8—8为引脚排列。
2 、双踪示波器
4 、单次脉冲源
6 、逻辑电平显示器
守RS= 0的约束条件。CMOS发器在按逻辑功能工作时,S?DR必须均置0
三、实验设备与器件
1、+5VS流电源
3 、连续脉冲源
5 、逻辑电平开关
7 、74LS112(或 CC4027
74LS00 (或 CC4011
74LS74 (或 CC4013
四、实验内容
1、测试基本RS!虫发器的逻辑功能
按图8—1,用两个与非门组成基本RS!虫发器,输入端R S接逻辑开关的输
出插口,输出端Q、Q接逻辑