1 / 8
文档名称:

电路设计规则.doc

格式:doc   大小:20KB   页数:8页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

电路设计规则.doc

上传人:wz_198614 2017/7/2 文件大小:20 KB

下载得到文件列表

电路设计规则.doc

相关文档

文档介绍

文档介绍:电路设计规则
1. 信号滤波腿耦:对每个模拟放大器电源,必需在最接近电路的连接处到放大器之间
加去耦电容器。对数字集成电路,分组加去耦电容器。在马达与发电机的电刷上安装电容器旁路,在每个绕组支路上串联R-C滤波器,在电源入口处加低通滤波等措施抑制干扰。安装滤波器应尽量靠近被滤波的设备,用短的,加屏蔽的引线作耦合媒介。所有滤波器都须加屏蔽,输入引线与输出引线之间应隔离。
2.
3.
4.
5. 6.
7.
8.
9.
10. 各功能单板对电源的电压波动范围、纹波、噪声、负载调整率等方面的要求予以明确,二次电源经传输到达功能单板时要满足上述要求将具有辐射源特征的电路装在金属屏蔽内,使其瞬变干扰最小。在电缆入口处增加保护器件每个IC的电源管脚要加旁路电容(一般为104)和平滑电容(10uF~100uF)到地,大面积IC每个角的电源管脚也要加旁路电容和平滑电容滤波器选型的阻抗失配准则:对低阻抗噪声源,滤波器需为
高阻抗(大的串联电感);对高阻抗噪声源,滤波器就需为低阻抗(大的并联电容) 电容器外壳、辅助引出端子与正、负极以及电路板间必须完全隔离滤波连接器必须良好接地,金属壳滤波器采用面接地。滤波连接器的所有针都要滤波数字电路的电磁兼容设计中要考虑的是数字脉冲的上升沿和下降沿所决定的频带宽
而不是数字脉冲的重复频率。方形数字信号的印制板设计带宽定为1/πtr,通常要考虑这个带宽的十倍频
11.
12.
13.
14.
15.
16.
17. 用R-S触发器作设备控制按钮与设备电子线路之间配合的缓冲降低敏感线路的输入阻抗有效减少引入干扰的可能性。 LC滤波器在低输出阻抗电源和高阻抗数字电路之间,需要LC滤波器,以保证回路的阻抗匹配电压校准电路:在输入输出端,要加上去耦电容(),旁路电容选值遵循10μF/A的标准。"信号端接:高频电路源与目的之间的阻抗匹配非常重要,错误的匹配会带来信号反馈和阻尼振荡。过量地射频能量则会导致EMI问题。此时,需要考虑采用信号端接。信号端接有以下几种:串联/源端接、并联端接、 RC端接、Thevenin端接、二极管端接。"
"MCU电路:
1.
2.
3.
4. I/O引脚:空置的I/O引脚要连接高阻抗以便减少供电电流。且避免浮动。 IRQ引脚:在IRQ引脚要有预防静电释放的措施。比如采用双向二极管、Transorbs或金属氧化变阻器等。复位引脚:复位引脚要有时间延时。以免上电初期MCU即被复位。振荡器:在满足要求情况下,MCU使用的时钟振荡频率越低越好。
5.
6.
7. 让时钟电路、校准电路和去耦电路接近MCU放置" 小于10个输出的小规模集成电路,工作频率≤50MHZ时,。工作频率≥50MHZ时,; 对于中大规模集成电路,。对电源引脚冗
余量较大的电路也可按输出引脚的个数计算配接电容的个数,。
8.
9.
电容
10.
11.
12.
13.
14.
15.
16. 对无有源器件的区域,