文档介绍:目录
5. Jpeg压缩与解压缩
9. Interlaced Artifacts
第1页
10. Boot
一、概述
第2页
一、概述
摄像头视频输出到具有自动取景功能的系统中
第3页
将目标的特征图片预存到U盘中
根据监控场所不同可以对每次保存图片的个数m,保存图片的间隔n秒进行设置
在摄像头监控视角范围内特征出现时,则按照设置内容对图片进行保存,
且发出报警信号
保存在U盘中的图片可以在监视器上浏览、放大且保证一定的清晰度
特征查找实时性高
通过按键实现预存特征图片,在监视器上浏览、放大保存的图片
增加OSD显示
一、达芬奇简介-项目资源
第4页
芯片:DM6446
•评估板:DVEVM
•内核:MontaVista Linux
•主机:Redhat Linux
•仿真器:XDS510 USB
•
•工具链:Codec Engine
•C64x+:DSP内核,执行算法
•ARM926EJ‐S:ARM内核,主控整个系统
•VPSS:由VPFE和VPBE组成
•VICP:视频图象协处理器
一、达芬奇简介-项目资源
第5页
DM6446
一、达芬奇简介-项目资源
第6页
DM6446
一、达芬奇简介-项目资源
第7页
DSP Core
•内核:C64x升级到C64x+
•指令集:新增ADDSUB2,MAX2,MIN2,
DDOTP4,CMPY,DPACK2等指令
•片内RAM:L1和L2是各自独立的,而C64x内核中,
L1是包含在L2中的
•DMA:IDMA+EDMA,支持3D传输,QDMA成为
EDMA的一部分,PaRAM长度增加为8个字长
一、达芬奇简介-项目资源
第8页
ARM Core
•内核:ARM926EJ‐S
•主存:32‐bit,DDR2‐400
•EMIF:Nor Flash,NandFlash
•ATA:pact Flash
•SDIO:MMC,SD
•USB:USB Full Speed 480Mbps
•EMAC:10/100Mbps MACARM
一、达芬奇简介-项目资源
第9页
VPSS
•VPSS:Video Process Sub‐System
•VPFE:Video Process Front‐End
•CCDC:用于视频和图象的采集,可以直接和CMOS
D传感器模组相连
•H:直方图统计
•3A:自动曝光,自动白平衡,自动聚焦
•Preview:快视预览
•Resizer:1/4x‐4x的缩放倍数,实现ZOOM
一、达芬奇简介-项目资源
第10页
VPSS
•VPSS:Video Process Sub‐System
•VPFE:Video Process Front‐End
•CCDC:用于视频和图象的采集,可以直接和CMOS
D传感器模组相连
•H:直方图统计
•3A:自动曝光,自动白平衡,自动聚焦
•Preview:快视预览
•Resizer:1/4x‐4x的缩放倍数,实现ZOOM
•VPBE:Video Process Back‐End
•OSD:用于制作菜单
•DAC:4路DAC输出,支持CVBS格式和S‐Video格式
•数字视频输出:支持8‐16bit YUV格式和24bit RGB格式