文档介绍:此资料由网络收集而来,如有侵权请告知上传者立即删除。资料共分享,我们负责传递知识。
1
加法器实验报告
此资料由网络收集而来,如有侵权请告知上传者立即删除。资料共分享,我们负责传递知识。
此资料由网络收集而来,如有侵权请告知上传者立即删除。资料共分享,我们负责传递知识。
1
加法器实验报告
此资料由网络收集而来,如有侵权请告知上传者立即删除。资料共分享,我们负责传递知识。
5
篇一:加法器实验报告
实 验 __一__
【实验名称】
1位加法器
【目的与要求】
1. 掌握1位全加器的设计 2. 学会1位加法器的扩展
【实验内容】
1. 设计1位全加器
2. 将1位全加器扩展为4位全加器 3. 使4位的全加器能做加减法运算
【操作步骤】
1. 1位全加器的设计
(1) 写出1位全加器的真值表
(2) 根据真值表写出表达式并化简
(3) 画出逻辑电路
(4) 用quartusII进行功能仿真,检验逻辑电路是否正确,将仿真波形截图并粘贴于此
(5) 如果电路设计正确,将该电路进行封装以用于下一个环节 2. 将1位全加器扩展为4位全加器
(1) 用1位全加器扩展为4位的全加器,画出电路图
(2) 分别用两个4位补码的正数和负数验证加法器的正确性(注意这两
个数之和必须在4位补码的数的范围内,这两个数包括符号在内共4位),用quartusII进行功能仿真并对仿真结果进行截图。
3. 将4位的全加器改进为可进行4位加法和减法的运算器
(1) 在4位加法器的基础上,对电路进行修改,使该电路不仅能进行加
法运算而且还能进行减法运算。画出该电路
(2) 分别用两个4位补码的正数和负数验证该电路的正确性(注意两个
数之和必须在4位补码的数的范围内),用quartusII进行功能仿真并对仿真结果进行截图。
【附录】
篇二:加法器的基本原理实验报告
一、实验目的
1、了解加法器的基本原理。掌握组合逻辑电路在Quartus Ⅱ中的图形输入方法及文本输入方法。
2、学习和掌握半加器、全加器的工作和设计原理
3、熟悉EDA工具Quartus II和Modelsim的使用,能够熟练运用Vrilog HDL语言在Quartus II下进行工程开发、调试和仿真。
4、掌握半加器设计方法
5、掌握全加器的工作原理和使用方法
二、实验内容
1、建立一个Project。
2、图形输入设计:要求用VHDL结构描述的方法设计一个半加器
3、进行编译,修改错误。
4、建立一个波形文件。(根据真值表)
5、对该VHDL程序进行功能仿真和时序仿真Simulation
三、实验步骤
1、启动QuartusⅡ
2、建立新工程 NEW PROJECT
3、设定项目保存路径\项目名称\顶层实体名称
4、建立新文件 Blok Diagram/Schematic File
5、保存文件FILE /SAVE
6、原理图设计输入
元件符号放置通过ED