1 / 7
文档名称:

组合逻辑电路设计2.doc

格式:doc   大小:141KB   页数:7页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

组合逻辑电路设计2.doc

上传人:phljianjian 2017/9/9 文件大小:141 KB

下载得到文件列表

组合逻辑电路设计2.doc

文档介绍

文档介绍:组合逻辑电路设计2
实验目的
用译码器实现组合逻辑电路的设计。
用数据选择器设计组合逻辑电路的设计。
实验原理
中规模集成电路(MSI)是一种具有专门功能的集成功能器件。常用的MSI组合功能器件有译码器、编码器、数据选择器、数据比较器等。借助于器件手册提供的功能表,弄清器件各引出端(特别是各控制输人端)的功能与作用,就能正确地使用这些器件。在此基础上应该尽可能地开发这些器件的功能,扩大其应用范围。对于一个逻辑设计者来说,关键在于合理选用器件,灵活地使用器件的控制输入端,运用各种设计技巧,实现任务要求的功能。设计者可以将要实现的逻辑函数表达式进行变换,尽可能变换成与某些中规模集成器件的逻辑函数表达式类似的形式。如果需要实现的逻辑函数表达式与某种中规模集成器件的逻辑函数表达式形式上完全一致,则使用这种器件最方便;如果需要实现的逻辑函数是某种中规模集成器件的逻辑函数表达式的一部分,例如变量数少,则只需对中规模集成器件的多余输入端作适当的处理(固定为1或固定为0),也可以很方便地实现需要的逻辑函数;如果需实现的逻辑函数的变量数比中规模集成器件的输入变量多,则可以通过扩展的方法来实现。

74138是1个3线-8线译码器,它是一种通用译码器。,其中,A2、A1、A0是三个地址输入端,它们共有8种状态的组合,即可译出8个输出信号、…端。该译码器设置了SA、、三个使能输入端,仅当SA、、分别为 H、 L、 L时,译码器才正常译码。否则,译码器不实现译码,即不管译码输入A
2、A1、A0为何值,8个译码输出、…又都输出高电平。
Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7
A0 A1 A2
SA SB SC
译码输出
译码输入使能输入
74LS138 3线-8线译码器逻辑符号
74LS138集成译码器功能表
输入
输出
SA
+
A2 A1 A0

´
L
H
H
H
H
H
H
H
H
H
´
L
L
L
L
L
L
L
L
´ ´ ´
´ ´ ´
L L L
L L H
L H L
L H H
H L L
H L H
H H L
H H H
H H H H H H H H
H H H H H H H H
L H H H H H H H
H L H H H H H H
H H L H H H H H
H H H L H H H H
H H H H L H H H
H H H H H L H H
H H H H H H L H
H H H H H H H L
,3线-8线译码器的控制端SA=1时,若将A2、A1、A0作3个输入逻辑变量,则8个输出端给出的就是这3个输入变量的全部最小项~。利用附加的门电路将这些最小项适当地组合起来,便可以产生任何形式的三变量组合逻辑函数。
同理,由于n位二进制译码器的输出给出了n变量的全部最小项,因而用n变量二进制译码器和“或”门(当译码器的输出为原函数~时)或者“与非
”门(当译码器的输出为反函数~时)一定能获得任何形式输入变量数不大于n的组