1 / 21
文档名称:

数字逻辑实验、知识点总结.doc

格式:doc   大小:195KB   页数:21页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字逻辑实验、知识点总结.doc

上传人:mh900965 2017/11/17 文件大小:195 KB

下载得到文件列表

数字逻辑实验、知识点总结.doc

相关文档

文档介绍

文档介绍:数字逻辑实验报告、总结
专业班级:计算机科学与技术3班学号:41112115 姓名:华葱
实验目的
熟悉电子集成实验箱的基本结构和基本操作
通过实验进一步熟悉各种常用SSI块和MSI块的结构、各管脚功能、工作原理连接方法
通过实验进一步理解MSI块的各输入使能、输出使能的作用(存在的必要性)
通过实验明确数字逻辑这门课程在计算机专业众多课程中所处的位置,进一步明确学****计算机软硬件学****的主线思路以及它们之间的关系学会正确学****硬件知识的方法。
实验器材
集成电路实验箱
导线若干
14插脚、16插脚拓展板
各种必要的SSI块和MSI块
各次实验过程、内容简述
第一次实验:利用SSI块中的门电路设计一个二进制一位半加器
实验原理:根据两个一位二进制数x、y相加的和与进位的真值表,可得:和sum=x异或y,进位Cout=x×y。相应电路:
=1
xy
&
Sum
Cout
实验内容:
按电路图连接事物,检查连接无误后开启电源
进行测试,令<x,y>={<0,0>,<0,1>,<1,0>,<1,1>},看输出位sum和Cout的变化情况。
如果输出位的变化情况与真值表所述的真值相应,则达到实验目的。
第二次实验:全加器、74LS138译码器、74LS148编码器、74LS85比较器的测试、使用,思考各个输入、输出使能端的作用
实验原理:
全加器
实验原理:
在半加器的基础上除了要考虑当前两个二进制为相加结果,还要考虑低位(前一位)对这一位的进位问题。由于进位与当前位的运算关系仍然是和的关系,所以新引入的低位进位端Cin应当与当前和sum再取异或,而得到真正的和Sum;而进位位Cout的产生有三种情况:<x,y,Cin>={<1,1,0>,<1,0,1>,<0,1,1>},也就是说当x、y、Cin中当且仅当其中的两个数为1,另一个数为0的时候C
out=1,因此:Cout=xy+xCin+yCin得电路图(也可以列出关于Cin的真值表,利用卡诺图求解Cin的函数表达式):
=1
=1
≥1
&
&
&
x
y
Cin
Sum
Cout

实验内容:进行测试,穷举<x,y,Cin>的8中指派作为测试,重点测试<x,y,Cin>={<1,1,0>,<1,0,1>,<0,1,1>}这三种情况。
如果输出位的变化情况与真值表所述的真值相应,则达到实验目的。
74LS138译码器
实验原理:译码器是一个能够将一串序列号(我个人理解为地址)所对应的有序编号(按照某种认为约定)进行表达的电子逻辑器件,74LS138译码器是译码器的一种,它能够将一个与十进制整数值等值的二进制序列翻译为相应的十进制值,将信号输出在相应的数据线上。原理:每一个一位(0~7)十进制值Y
i都对应一个三位二进制序列的表达,也就对应一个极小项mi,即Yi=mi,则可根据mi对应的三个输入变量组合设计门电路(例如Y5=m5=ABC)。将这8个十进制值都做这样的门电路设计,在进行相应的封装、集成,就形成了这种3-8译码器,其外部逻辑状态如图所示:
Y0
G1 Y1
G2A Y2
G2B Y3
Y4
A Y5
B Y6
C Y7










74LS138
__
实验内容:按要求连接电路,将使能端按<G1,G2A,G2B>=<1,0,0>连接使译码器使能,将三个输入端按<A,B,C>={A,B,C组成的极小项| mi 0≤i≤7}测试译码器,观察各个输出端Yi是否正确输出,如果能,则达到实验目的。
思考:G1,G2A,G2B作用。
G1的作用:G1在3-8译码器中起开启/封锁各与门的作用,它的存在决定了该3-8译码器芯片是否工作,因此如果需要拓展译码输入的位数由3位到多位,则需要利用该使能端。如:若需要设计一个4线-16线译码器,则可用最高位N3控制G
1,因为如果N3为0则表明输入实际上是3位二进制,译码只许一块3-8译码器,但如果N3为1则表明输入为4位二进制,则需要开启第二块74LS138工作,因此可以通过N3的值驱动第二块74LS138,所以N3可以接到第二块74LS138的G1端。
G2A的作用:如1所述,当N3的值为1(N3 N2N1N0所对应的十进制大于7了),则第二块74LS138需要启用,但由于Yi的i > 7因此第一块74LS138不再有译码输出,因此第一块74LS138需要被封锁,这如果用第一块74LS138的G1来控制,这将会破坏译码器器件使能输入的一致性(标准性)影响将来进一步的级联拓展(这将在3中具体说明)。G2A的存在就解决了这个问题,N3可以通过G2A来控制第一块74LS138