1 / 18
文档名称:

VHDL密码锁.doc

格式:doc   大小:244KB   页数:18页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

VHDL密码锁.doc

上传人:86979448 2017/12/1 文件大小:244 KB

下载得到文件列表

VHDL密码锁.doc

文档介绍

文档介绍:电子与信息工程学院
EDA课程设计与实现报告
( 2011 — 2012 学年第一学期)
班级:____________
学号:_________________
姓名:_______________
指导教师: ____
2011 年 9 月
课程设计题目:EDA课程设计与实现
内容和要求:
实验内容:
1. 掌握VHDL语言的使用,学会用VHDL语言来编程解决实际问题;
2. 学会使用EDA开发软件设计小型综合电路,掌握仿真的技巧;
3. 学会应用开发系统实现硬件电路,检验电路的功能。
实验要求:
用VHDL语言设计一个密码锁,用波形仿真验证其功能后,实现到GW48实验系统。
功能描述:
用于模仿密码锁的工作过程。完成密码锁的核心控制功能。
功能要求:
设计一个密码锁,平时处于等待状态。管理员可以设置或更改密码。如果不预置密码,密码缺省为“0000”。用户如果需要***,按相应的按键进入输入密码状态,输入4位密码,按下确定键后,若密码正确,锁打开;若密码错误,将提示密码错误,要求重新输入,三次输入都错误,将发出报警信号。报警后,只有管理员作相应的处理才能停止报警。用户输入密码时,若输入错误,在按下确定键之前,可以通过按取消键重新输入。正确***后,用户处理完毕后,按下确定键,系统回到等待状态。系统操作过程中,只要密码锁没有打开,如果60秒没有对系统操作,系统回到等待状态。要求密码在输入过程中被依次显示,即先输入的为密码的第一位,总是显示在最左边。用两个发光二极管模拟显示,其中一个显示当前的工作模式,灭表示用户模式,亮表示管理员模式;另外一个指示锁的状态,灭表示锁处于锁定,亮表示锁被开启。用两个按键实现密码输入,Key1表示密码“1”,KEY2表示密码“0”。
功能描述:
初始状态:初次使用密码锁时,要先用Reset键初始化。初始状态下,用户密码为“1111”,管理员密码为“0000”。
用户***:默认情况下,密码锁处于用户使用状态。如果当前为管理员状态,则按下user键回到用户状态。用户***时,输入四位数用户密码,可以从out_code6的输出状态确定密码输入状态。如输入错误则按下clear清除前一位输入。输入完毕后按enter,如果密码正确,则***,否则重新输入密码。***后再次按下enter键则关锁,回到等待状态。三次密码输入错误,警报器alarming为1。要管理员输入管理员密码解除警报。此时哪怕用户再输对密码也没用。
管理员解除警报:当用户三次密码输入错误的时候,alarming为1,此时,只要管理员密码输入正确后,按下clear键,alarming为0,报警取消。
管理员修改密码:在非警报和为***状态下,任何时候按admin键进入管理员状态。按chgcode选择修改密码,先选择修改的是用户密码还是管理员密码。修改用户密
码则按user键,修改管理员密码则按admin键。然后分别输入旧密码,新密码,新密码
要输入两次。旧密码与所要修改的密码对应。如旧密码输入错误,则无法修改;当验证不成功即两次新密码不相同时,修改密码失败。返回等待状态。成功后也返回等待状态。
定时返回:用户在未***状态下,60s没有按键输入,则返回等待状态,但不包括alarming状态。只要是alarming,则只有管理输入管理员密码才能解锁并按下clear消除警报。
设计思路:
设计密码锁时,采用自顶向下的设计方法。将整个系统分成几个子模块:输入输出模块,控制模块,按键设置模块和60s计时器模块。
控制模块是整个程序的主要部分,采用状态循环的办法,以用户每按下一次按键为计量单位,划分状态,以实现各种功能。
60s计时器模块是完成60s没有按键则返回等待状态这一功能的主要模块。这个模块的核心思想是一个变量numtime计数。变量numtime的初始值为0,在无报警为***的情况下,时钟每秒发出一个上升沿信号,计数一次,如有按键则numtime清零,否则计数到60即“111100”则返回信号back变为1,返回等待状态。
按键设置模块是将各种功能按键用高低电平赋值,便于调用。
设计内容(原理图以及相关说明、调试过程、结果)
程序设计:
LIBRARY IEEE;
USE ;
USE ;
USE ;
ENTITY E_lock IS
PORT(
clk,user,admin,clear,enter,chgcode,res:IN STD_LOGIC;
key1:IN STD_LOGIC;
key2