1 / 3
文档名称:

组合逻辑电路的设计与测试.doc

格式:doc   大小:145KB   页数:3页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

组合逻辑电路的设计与测试.doc

上传人:xunlai783 2018/3/7 文件大小:145 KB

下载得到文件列表

组合逻辑电路的设计与测试.doc

相关文档

文档介绍

文档介绍:实验三组合逻辑电路的设计与测试

一、实验目的
掌握组合逻辑电路的设计与测试方法
二、实验原理
、小规模集成电路来设计组合电路是最常见的逻辑电路。设计
组合电路的一般步骤如图3-1所示。
图3-1 组合逻辑电路设计流程图
根据设计任务的要求建立输入、输出变量,并列出真值表。然后用逻辑代数或卡诺图化简法求出简化的逻辑表达式。并按实际选用逻辑门的类型修改逻辑表达式。根据简化后的逻辑表达式,画出逻辑图,用标准器件构成逻辑电路。最后,用实验来验证设计的正确性。

用“与非”门设计一个表决电路。当四个输入端中有三个或四个为“1”时,输出端才为“1”。
设计步骤:根据题意列出真值表如表3-1所示,再填入卡诺图表3-2中。
表3-1
D
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
A
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
B
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
C
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
Z
0
0
0
0
0
0
0
1
0
0
0
1
0
1
1
1
表3-2
DA
BC
00
01
11
10
00
01
1
11
1
1
1
10
1

由卡诺图得出逻辑表达式,并演化成“与非”的形式
Z=ABC+BCD+ACD+ABD
=
根据逻辑表达式画出用“与非门”构成的逻辑电路如图3-2所示。
图3-2 表决电路逻辑图
用实验验证逻辑功能
在实验装置适当位置选定三个14P插座,4012。
按图3-2接线,输入端A、B、C、D接至逻辑开关输出插口,输出端Z接逻辑电平显示输入插口,按真值表(自拟)要求,逐次改变输入变量,测量相应的输出值,验证逻辑功能,与表3-1进行比较,验证所设计的逻辑电路是否符合要求。
三、实验设备与器件
1.+5V直流电源

5. CC4011×2(74LS00) CC4012×3(74LS20) CC4030(74LS86)
CC4081(74LS08) 74LS54×4085) CC4001 (74LS02)
四、实验内容