文档介绍:第 1 章射频发射器芯片原理与
应用电路设计
315 MHz ASK/FSK 发射器芯片 TDA5101
的原理与应用电路设计
概述
单片 ASK/FSK 发射器芯片 TDA5101 的工作频段为 314MHz~316 MHz,芯片内集成了
PLL 频率合成器、VCO、高效的功率放大器和 ASK/FSK 调制电路,电源电压为 V~4 V,
工作电流小于 7 mA,提供低功耗模式,可为微控制器提供时钟。该芯片可用于无钥匙进入
系统、遥控系统、通信和安防系统等。
主要性能指标
TDA5101 的主要性能指标如表 所示。
表 TDA5101 的主要性能指标
参数最小值典型值最大值单位
频率 314 315 316 MHz
输出功率 PPAOUT(f=315 MHz) 3 5 7 dBm
待机模式 100 nA
电流消耗 PLL 使能 mA
发射使能 7 9 mA
待机模式 0 V
功率下降模式开关(VPDWN) PLL 使能 Vs
发射使能 Vs
ASK 发射不使能 0 V
ASK 调制(VASKDTA) ASK 发射使能 Vs
ASK 数据速率 20 kHz
FSK 开关导通 V
FSK 调制(VFSKDTA) FSK 开关断开 Vs
FSK 数据速率 20 kHz
时钟驱动器输出电流(ICLKOUT) 1 mA
·2· 射频集成电路芯片原理与应用电路设计
续表
参数最小值典型值最大值单位
f=fCRSTL/2 或 f=fCRSTL/8
0 V
缓冲的时钟输出
时钟驱动器控制(VCLKDIV)
f=fCRSTL/4 或 f=fCRSTL/16
Vs V
缓冲的时钟输出
负载电容 5 pF
晶体振荡器输入晶振串联电阻(f= MHz) 100 Ω
COSC 端输入阻抗(f= MHz) 12 µH
导通电阻(RFSKOUT) 250 Ω
导通电容(CFSKOUT) 1 pF
FSK 输出开关
截止电阻(RFSKOUT) 10 kΩ
截止电容(CFSKOUT) pF
电源电压 V
工作温度−25 85 ℃
芯片封装与引脚功能
TDA5101 采用 P-TSSOP-16 封装,封装形式如图 所示。TDA5101 的引脚功能如表
所示。
图 TDA5101 的引脚封装形式
表 TDA5101 的引脚功能
引脚符号功能
发射器电路使能控制端。当 VPDWN< V 时,关闭所有发射器功能;当 VPDWN> V 时,开启所有的
1 PDWN
发射功能。通过设置 FSKDTA 或 ASKDTA 为高电平可使 PDWN 的内部电流上升到 40 µA
2 LPD 电源电压(VS)低电压状态指示。当 VS< V 时,将使 LPD 为低电平状态
电源电压。为发射器芯片提供直流电源,此脚应该直接连接一个射频旁路电容,并尽可能连接到地
3 VS
的距离变短
回路滤波器。充电泵的输入和输出对压控振荡器进行控制;在芯片内为回路带宽为 150 kHz 的状态
4 LF
设计了回路滤波器,通过连接外部 RC 网络可使回路带宽减小
5 GND 接地端
第 1 章射频发射器芯片原理与应用电路设计·3·
续表
引脚符号功能
ASK 数据输入端。通过此脚可使数字调幅信号加到功率放大器。当 VASKDTA> V 或开路时,能够传
6 ASKDTA
输;当 VASKDTA< 时,则不能传输
FSK 数据输入端。通过此脚数字调频信号加到 XO 网络,压控振荡器根据基准振荡器的频率而变化。
7 FSKDTA 当 VFSKDTA< V 时闭合在 11 脚的 FSKDTA 开关,这时一个电容被转接到 XO 网络,XO 的频率改变使
设计的 FSK 发生频偏。当 VFSKDTA> V 或开路时将设置 FSKOUT 开关为高阻状态
时钟输出端。输出时钟给外部装置,根据外部装置的驱动需要加一个外部上拉电阻。当 CLKDIV(9
8 CLKOUT 脚)输入为逻辑低电平时,CLKOUT 输出时钟频率为 f=fCRSTL/2 或 f=fCRSTL/8