1 / 176
文档名称:

常用时序逻辑电路及MSI时序电路模块的应用.ppt

格式:ppt   大小:4,708KB   页数:176页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

常用时序逻辑电路及MSI时序电路模块的应用.ppt

上传人:dlmus1 2018/4/16 文件大小:4.60 MB

下载得到文件列表

常用时序逻辑电路及MSI时序电路模块的应用.ppt

文档介绍

文档介绍:第5章常用时序逻辑电路及MSI 时序电路模块的应用
计数器
寄存器
移位寄存器型计数器
计数器
计数器是一种用途非常广泛的时序逻辑电路,它不仅可以对时钟脉冲进行计数,还可以用在定时、分频、信号产生等逻辑电路中。
计数器的种类很多,根据它们的不同特点,可以将计数器分成不同的类型。典型的分类方法有如下几种:
(1)按计数器中触发器状态的更新是否同步可分为同步计数器和异步计数器。在同步计数器中,所有要更新状态的触发器都是同时动作的;在异步计数器中,并非所有要更新状态的触发器都是同时动作的。
(2)按计数进制可分为二进制计数器、十进制计数器和N进制计数器。
按照二进制数规律对时钟脉冲进行计数的电路称为二进制计数器。在计数器中,被用来计数的状态组合的个数称为计数器的计数长度,或称为计数器的模。在二进制计数器中,触发器的所有状态组合都被用来计数,因此,n位二进制计数器的计数长度为2n。 
按照十进制数规律对时钟脉冲进行计数的电路称为十进制计数器。在十进制计数器中,只有十个状态组合被用来计数,十进制计数器的计数长度为10。
按照N进制数规律对时钟脉冲进行计数的电路称为N进制计数器。在N进制计数器中,有N个状态组合被用来计数,N进制计数器的计数长度为N。
(3)按计数过程中的增减规律可以分为加法计数器、减法计数器和可逆计数器。
按照递增规律对时钟脉冲进行计数的电路,称为加法计数器;按照递减规律对时钟脉冲进行计数的电路,称为减法计数器。
同步计数器

按照二进制数规律对时钟脉冲进行递增计数的同步电路称为同步二进制加法计数器。图5―1所示电路是由四个下降沿动作的JK触发器构成的四位同步二进制加法计数器。
图5―1 四位同步二进制加法计数器
由图可以写出电路的方程如下:
时钟方程:
CP0=CP1=CP2=CP3=CP
输出方程:
驱动方程:
将驱动方程代入JK触发器的特性方程
中,得到各个触发器的状态方程为
以上状态方程在各个触发器的时钟信号有效时成立。由图5―1可以看到,各个触发器的时钟信号都连接在CP上,而且四个触发器都是下降沿动作的,这是一个同步电路,因此,以上状态方程在CP的下降沿到来时同时成立。
根据状态方程进行计算,列出电路的状态转换表如表5―1所示。根据表5―1,画出状态转换图如图5―2所示。