1 / 7
文档名称:

数字电子技术测验 试卷七.doc

格式:doc   页数:7
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字电子技术测验 试卷七.doc

上传人:中国课件站 2011/8/29 文件大小:0 KB

下载得到文件列表

数字电子技术测验 试卷七.doc

文档介绍

文档介绍:数字电子技术试题七
一、选择正确答案填空。(10分,每小题5分)
Qn
。Qn+1= +A的电路是。

“1”

A
1K
(a) (b) (c) (d)

(a)所示,初态为0,已知CP、A、B和SD的波形,请判断Q的波形,它应为(A)、(B)、(C)、(D)中的。
1J
SD
(a)
(b)

′触发器时,在不添加任何其它器件的条件下,有几种连接方案?请画出外部连接图(12分)。
。(20分)
分析计数器电路,设触发器初态为Q3Q2Q1=001,指出计数器的模,画出状态转换图和电路时序图。
若在使用过程中F2损坏,欲想用一负边沿D触发器代替,问电路应作如何修改,才能实现原电路功能。画出修改后的电路图。(可只画修改部分电路)。



。(15分)
,。
、减循环计数的计数器。即能从000加到111,再从111减到000循环,要有简要的设计过程。
74161(74LS161)的功能表
cp
CR
LD
P
T
D3
D2
D1
D0
Q3 Q2 Q1 Q0
×
×
0
×
×
×
×
×
×
×
×
0 0 0 0

1
×
0
×
×
A
B
C
D
A B C D
×
1
1
0
×
×
D0
×
×
×
保持
×
1
1 × × ×
×
0
×
×
×
×

1
×
1
1
1
×
×
×
×
计数

Q3Q2Q1Q0:
(a)所示。(15分)
用该集成定时器及在规格为100kΩ,200kΩ,500kΩ的电阻,,,1μF电容器中选择合适的电阻和电容,(b)所求波形的单稳态触发器。
用该集成定时器设计一个斯密特触发器,画出斯密特触发器的电路图。,画出斯密特触发器的输出
u0波形
Vco
vI1
vI2
v0
v0′
VDD
11ms
u0
RD
0
uI
9V
0
9V
0
t
t
t


(a) (b)

uI(v)
9
6
3
0
t

六.(17分)双积分式A/
若被测电压uI(max)=2V,要求分辨率≤,则二进制计数器的计数总容量N应大于多少?
需要多少位的二进制计数器?
若时钟频率fcp=200kHz,则采样保持时间为多少?
若fcp=200kHz,∣uI∣<∣uREF∣=2V,积分器输出电压的最大值为5V,此时积分时间常数RC为多少毫秒?

×4字位RAM若干片,如要把它们扩展成8×8字位RAM。(11分)
试问需要几片4×4字位RAM?