文档介绍:VHDL 语言
实验指导书
指导老师:胡仕刚
湖南科技大学信息与电气工程学院
实验一软件环境的熟悉与了解
实验目的
熟悉软件编程环境,熟练使用max-plus2软件的各项功能。
在软件上调用各项已编译好的VHDL语言程序,参考熟悉VHDL语言编程的格式。
实验内容
学习实验指导书中具体步骤及过程参考,完成相应内容。
输入一个简单的VHDL语言程序,对程序进行编译调试。
将编译通过的文件进行仿真,观察仿真结果。
具体步骤及过程参考
以一个最简单的例子,用ALTERA的EPLD——EPM7128S实现二分频器,来示范用MAX+PLUS II进行开发的全过程。
首先启动MAX+PLUS II,进入集成开发环境
运行:
设计输入
建立一个新设计输入文件,这里我们采用原理图方式Graphic Editor file (*.gdf)来进行设计输入,这是最方便,最直观的逻辑输入方法
选择“OK”进入编辑状态
接着输入逻辑元件,在编辑区的空白处双击鼠标。在Symbol Name栏输入dff,表示D触发器
选择“OK”,D触发器就被放在编辑区
放置器件时,在Symbol Libraries框中选择mf库,就可以选择常用的74系列逻辑芯片。
下面再放一个反相器,输入名称:not
在反相器上按鼠标右键,将反相器旋转180度
下面放置I/O脚,输入脚:input,输出脚:output
在PING_NAME上双击,编辑管脚名为in、out
鼠标移动到器件的端上就变为小十字,拖动即可画线,如图连接
好了,设计输入告一段落,将设计文件存盘,
编译
上面已经完成了原理图的输入,需要给设计指定一个工程名,选择File->Project->Set Project to Current File,将当前工程名设为当前文件名
下面定义器件,即定义用哪种EPLD来实现设计,选择Assign->Device,在弹出窗口中选择MAX7000系列的EPM7128SLC84-10,确认
准备开始编译,选择MAX+plus II->Compiler,弹出编译窗口,按 Start 开始编译。
编译结束之后,在编译窗口中的rpt图标上双击,可打开编译报告文件,其中有便宜后的管脚分配图,可看到我们定义的管脚in和out
分配I/O脚
上面MAX+PLUS II完成了编译,把我们定义的I/O脚自动分配给了器件EPM7128SLC84,也许你对MAX+PLUS II自动分配的管脚不满意,没关系,自己定义,选择MAX+plus II->Floorplan Editor,进入底层编辑工具,再选择Layout->Device View和Layout->Current Assignments Floorplan,显示当前的管脚分配情况
可看到EPLD的底层图,右上角为Unassigned Nodes & Pins
你可以直接将Unassigned Nodes & Pins中的管脚拖到合适的地方。
编辑后结果如下