文档介绍:信息学院实验报告学号:124100040姓名:禹智继班级:12A班课程名称:计算机组成原理实验名称:实验一运算器算术逻辑运算实验实验性质:①综合性实验②设计性实验③验证性实验:√实验时间:2014年9月15日实验地点:睿智4栋102一、实验目的1、掌握简单运算器的组成以及数据传送通路。2、验证算术逻辑运算部件(74LS181)的组合功能。二、实验设备及器件计算机组成原理实验箱三、:CLR=1,LDDR1=0,LDDR2=0,ALU_G=1,SW_G=1,=111111,并将CONTROLUNIT的开关SP05打在“NORM”状态,然后按下图2所示步骤进行。F图2实验步骤图3、实验结果运算器功能实验表DR1DR2S3S2S1S0M=0(算术运算)M=1(==0有进位C1430000F=C1F=C2F=3EC1430001F=C3F=C4F=3CC1430010F=FDF=FEF=02C1430011F=FFF=0F=0C1430100F=41F=42F=BEC1430101F=43F=44F=BCC1430110F=70F=7EF=82C1430111F=7FF=80F=80C1431000F=02F=03F=7FC1431001F=04F=05F=7DC1431010F=3EF=3FF=43C1431011F=40F=41F=41C1431100F=82F=83F=FFC1431101F=84F=85F=FDC1431110F=BEF=BFF=C3C1431111F=C0F=C1F=C1回答问题简述图1运算器的工作原理:*两片74LS181以并\串联形式构成字长为8位的算术逻辑运算器ALU。左边的74LS181运算高四位数据,右边的74LS181运算低四位数据,两片181通过进位端进行连接。*A0-A3是4位数据输入端A,B0-B3是4位数据输入端B。F0-F3是运算结果输出端。*运算器ALU的输出经过一个输出双向三态门(74LS245)与数据总线相连。*数据寄存器DR1和DR2向运算器ALU提供运算的数据。D7-D0是数据输入端,Q7-Q0是数据输出端。DR1数据分成两半,数据的高四位输入给左边74LS181的A端,数据的低四位输入给右边74LS181的A