文档介绍:1)原理图设计元件和()都是元件库中的结构单元。()宏SilcesCLBIOB()有固定映射和相对布局。()相关布局宏IPCORE软宏HDL代码请问下面哪一项不是XilinxFPGA的主要组成部分.()可编程输入输出单元基本可编程逻辑单元嵌入式块RAM查找表请问下列哪一项属于XilinxFPGA的芯片。()StratixSpartanAPEXMAX下面有关XilinxFPGASpartan芯片说法错误的是。()主要面向低成本的中低端应用采用了先进的45nm制造技术Spartan-3E内有专用乘法器Spartan-3E内有专用块RAM资源下列说法正确的是。()从IP核的提供方式上,可以分为软核,硬核和固核。Isimulator属于ISE自带的仿真工具,其功能比ModelSim更加强大。Isimulator的默认仿真时间为10us。不能通过FPGAEditor在目标器件上增加探针来监测信号状态。下列说法错误的是。()适当的使用全局时钟约束可以提高系统的性能。静态时序分析可以对综合后的HDL代码进行关键路径分析。对HDL代码进行综合时,XST不会对代码进行综合优化,该过程由后续floorplaner软件进行。可以通过使用PACE对FPGA的设计布局进行改变。现在市场主流的XilinxFPGA中的LUT是几输入的?()3456 2)HDL设计下面哪一种软件不是HDL代码综合器?()XSTFPGAExpressECSSynplify在ISE中可以使用Xilinx提供的硬件原语,帮助系统性能的提升,下面原语中哪项是带异步复位和置位的D触发器.()FDCPEFDCEFDRSEFDRSE_1在ISE中可以使用Xilinx提供的硬件原语,帮助系统性能的提升,下面原语中哪项是带同步复位和置位的D触发器.()FDCPE_1FDCEFDRSEFDCPE为了提高系统时钟的扇出数,可以使用全局时钟缓冲,下面原语中哪项是无时钟使能的全局时钟缓冲器.()BUFGMUXBUFGCEBUFCFBUFG在XilinxFPGA中,单片块RAM的容量为()。16kb18kb24kb36kb在XilinxFPGA中,单片块RAM的位宽最大不能超过()。16bit24bit36bit64bit请问下面哪一项是XilinxFPGA的基本逻辑单元.() 1)FPGA工程创建请问下列哪个软件不属于Xilinx公司。()COREGeneraterXSTQuartusIIChipScopePro新建文件时,要求用户选择文件类型,下列文件意义不正确的一项是。()BMM:块存储映射文件,用于将单个RAM连成更大的存储单元MEM:存储器初始化文件,用于初始化RAM/ROMStatediagram:状态图类型VerilogModule:Verilog模块类型,用于编写Verilog代码在ISE主设计界面中,通过点击()菜单可以对工程进行各个操作。()ViewSourceEditProject在ISE主设计界面中,通过点击()菜单下的LanguageTemplates可以打开语言模板。()ViewSourceEditProject在ISE主设计界面中,下列哪个菜单主要管理ISE软件的视图。()ViewSourceEditProject在ISE主设计界面中,下列哪个菜单主要用于源代码的开发。()ViewSourceEditProject在ISE的主界面下,下面哪一项不是源文件(source)子窗口的功能。()source标签显示工程名,指定的芯片和设计有关的文档snapshots标签显示目前所打开文件的快照library标签显示与当前打开工程相关的库tclshell标签是交互控制台在ISE的主界面下,下面哪一项不是处理(process)子窗口的功能。()显示警告,错误和信息增加已有的文件用户约束文件查看设计总结在ISE的主界面下,下面哪一项不是脚本(transcript)子窗口的功能。()Warning标签只显示警告信息Error标签只显示错误消息library标签显示与当前打开工程相关的库Tclshell标签是与设计人员的交互控制台在ISE的主界面下,下面哪一项不是工作区(workspace)子窗口的功能。()提供了文本编辑器的功能显示警告,错误和信息提供了ISE仿真器/波形编辑器的功能提供了原理图编辑器的功能在ISE主界面下,新建一个工程,会弹出DevicesProperties对话框,下面哪个选项不属于DevicesProperties对话框中的。()synthesistoolprojectlocationsimulatorpreferredlanguage 2)功能仿真工具ISimulatorI