1 / 8
文档名称:

《数字逻辑试题及答案1》.doc

格式:doc   大小:221KB   页数:8页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

《数字逻辑试题及答案1》.doc

上传人:yinjiong623147 2019/3/19 文件大小:221 KB

下载得到文件列表

《数字逻辑试题及答案1》.doc

文档介绍

文档介绍:一、填空:(每空1分,共20分)1、()8=()162、()10=()23、(FF)16=()104、[X]原=,真值X=__________,[X]补=___________。5、[X]反=,[X]补=_____________。6、-9/16的补码为_________________,反码为_______________。7、已知葛莱码为1000,二进制码为___________________,已知十进制数为92,其余三码为___________________。8、时序逻辑电路的输出不仅取决于当时的________,还取决于电路的________。9、逻辑代数的基本运算有三种,它们是________、________、_________。10、,其最小项之和形式为______________________。11、RS触发器的状态方程为________________,约束条件为______________。12、已知、,则两式之间的逻辑关系为________________。13、触发器的CP时钟端不连接在一起的时序逻辑电路称之为_______步时序逻辑电路。二、简答题(20分)1、列出设计同步时序逻辑电路的步骤。(5分)2、化简(5分)3、分析以下电路,其中RCO为进位输出。(5分)4、下图为PLD电路,在正确的位置添*,设计出函数。(5分)三、分析题(30分)1、分析以下电路,说明电路功能。(10分)2、分析以下电路,其中X为控制端,说明电路功能。(10分)3、分析以下电路,说明电路功能。(10分)四、设计题(30分)设计一个带控制端的组合逻辑电路,控制端X=0时,实现,控制端X=1时,实现,用与非门及反相器实现。(15分)2、用D触发器设计一个0110序列检测器,X为序列输入,Z为检测输出,其关系如下。(15分)X:10**********Z:0000100001000数字逻辑试题1答案一、填空:(每空1分,共20分)1、()8=()162、()10=()23、(FF)16=(255)104、[X]原=,真值X=-,[X]补=。5、[X]反=,[X]补=。6、-9/,。7、已知葛莱码1000,其二进制码为1111,已知十进制数为92,余三码为110001018、时序逻辑电路的输出不仅取决于当时的输入,还取决于电路的状态。9、逻辑代数的基本运算有三种,它们是_与_、_或__、_非_。10、,其最小项之和形式为_。11、RS触发器的状态方程为__,约束条件为。12、已知、,则两式之间的逻辑关系相等。13、将触发器的CP时钟端不连接在一起的时序逻辑电路称之为_异_步时序逻辑电路。二、简答题(20分)1、列出设计同步时序逻辑电路的步骤。(5分)答:(1)、由实际问题列状态图(2)、状态化简、编码(3)、状态转换真值表、驱动表求驱动方程、输出方程(4)、画逻辑图(5)、检查自起动2、化简(5分)答:3、分析以下电路,其中RCO为进位输出。(5分)答:7进制计数器。4、下图为PLD电路,在正确的位置添*,设计出函数。(5分)5分注:答案之一。三、分析题(