1 / 4
文档名称:

位算术逻辑运算验.doc

格式:doc   大小:124KB   页数:4页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

位算术逻辑运算验.doc

上传人:在水一方 2019/4/10 文件大小:124 KB

下载得到文件列表

位算术逻辑运算验.doc

文档介绍

文档介绍:***,其中运算器由两片74LS181以并或串形成8位字长的ALU构成。运算器的输出经过一个三态门74LS245到ALUOI插座,实验时用八芯排线和内部总线BUSD0~D7插座BUS1~6中任意一个相连,内部数据总线通过LZD~LZD7显示灯显示;运算器的两个输入端分别由二个锁存器74LS273锁存,两个锁存器输入端并联后连至插座AUBUS,实验时八芯排线连至外部数据总线EXD0~D7插座EXJ1~EXJ3中的任一个;参与运算的数据来自8位数据开关KD0~KD7,并经过一三态门74LS254直接运至外部数据总线EXD0~EXD7,通过数据开关输入的数据由LD0~LD7显示。肃图中算术算术逻辑功能发生器74LS181的功能控制信号S3,S2,S1,,M并行相连后连至SJ2插座,试验时通过6排芯线连至6位功能开关插座UJ2,以手动方式用二进制开关S1,S2,S1,,M来模拟74LS181的功能控制信号S1,S2,S1,,M;其他电平控制信号LDDR1,LDDR2,ALUB,SWB,以及手动方式要二进制开关LDDR1,LDDR2,ALUB,SWB来模拟,这几个信号有手动和自动两种方式产生,通过跳线切换器,,LDDR1,LDDR2为高电平有效。荿另有信号T4为脉冲信号,在手动方式下进行试验时,只需将跳线器J23上T4与手动脉冲开关的输出端SD相连,按动脉冲开关,即可获得试验所需的单脉冲。,(1)低八位运算器模块,(2)数据输入并显示模块,(3)数据总线显示模块,(4)功能开关模块。节根据试验原理连线如下:螈ALUBUS连EXJ3;荿ALUO1连BUS1;羅SJ2连UJ2;薄跳线器J23上T4连SDLDDR1,LDDR2,ALUB,SWB四个跳线器拨在左边;AR跳线器拨至左边,同时开关AR拨至“1”电平。四、实验步骤(1)连接线路,仔细查线无误后,接通电源。(2)用二进制数码开关KD0~KD7向DR1和DR2寄存器置数。方法:关闭ALU输出三态门,开启输入三态门,输入脉冲T4按手动脉冲发生按钮产生。设置数据开关具体操作步骤如图所示:KD7~D0=00110101-----
数据开关置数ALUB=1,SWB=0---
开输入三态门LDDR1=1,LDDR2=0,T4=∏数据存入寄存器DR1----
KD7~D0=01001000数据开关置数ALUB=1,SWB=0-----
LDDR1=0,LDDR2=1,T4=∏----
:LDDR1,LDDR2,,LDDR2,,拨在上面为“1”,拨在下面为“0”,电平值由对应的显示灯显示,T4由手动脉冲开关给出。(3)检验DR1和DR2中存入的数据是否正确,利用算术逻辑运算功能发生器74LS181的逻辑功能,即M=1,具体