1 / 24
文档名称:

位算术逻辑运算实验.pptx

格式:pptx   大小:5,832KB   页数:24页
下载后只包含 1 个 PPTX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

位算术逻辑运算实验.pptx

上传人:wz_198613 2019/11/9 文件大小:5.70 MB

下载得到文件列表

位算术逻辑运算实验.pptx

文档介绍

文档介绍:一、实验目的三、实验原理四、实验连线五、实验步骤实验一8位算术逻辑运算实验二、实验设备1/25一、实验目的掌握算术逻辑运算器单元ALU(74LS181)的工作原理。掌握模型机运算器的数据传送通路组成原理。验证74LS181的组合功能。按给定数据,完成实验指导书中的算术/逻辑运算。2/25二、实验设备(平台)实验机平面图3/25三、实验原理运算器由两片74LS181以并/串形式构成8位字长的ALU。运算器的输出经过一个三态门(74LS245)和数据总线相连。运算器的两个数据输入端分别由两个锁存器(74LS273)锁存。锁存器的输入连至数据总线,数据开关(INPUTDEVICE)用来给出参与运算的数据,并经过一三态门(74LS245)和数据总线相连。数据显示灯(BUSUNIT)已和数据总线相连,用来显示数据总线内容。4/2574LS181芯片外特性5/2574LS181功能表4位ALUS3S2S1S0M=0(算术运算)M=1(==0有进位00000001001000110100010101100111100010011010101111001**********F=AF=A+BF=A+/BF=2的补F=A加(A*/B)F=(A+B)加(A*/B)F=A减B减1F=(A*/B)减1F=A加A*BF=A加BF=(A+/B)加A*BF=A*B减1F=A加AF=(A+B)加AF=(A+/B)加AF=A减1F=A加1F=(A+B)加1F=(A+/B)加1F=0F=A加(A*B)加1F=(A+B)加(A*/B)加1F=A减BF=(A*/B)F=A加AB加1F=A加B加1F=(A+/B)加A*B加1F=ABF=A加A加1F=(A+B)加A加1F=(A+/B)加A加1F=AF=/AF=/(A+B)F=/A*BF=0F=/(A*B)F=/BF=(A异或B)F=(A*/B)F=/A+BF=/(AB)F=BF=ABF=1F=A+/BF=A+BF=A6/25运算器数据通路图(图3-1)DR1DR2数据输入三态缓冲器门控信号SWB,数据输出三态缓冲器门控信号ALUB数据锁存DR1打入脉冲信号LDDR1,数据锁存DR2打入脉冲信号LDDR2运算器的输入由两个锁存器74LS273锁存并送入运算器运算器的数据来源由8位数据开关KD0-KD7输入运算器由两片74LS181并/串而成运算器的输出经过三态门74LS245到BUSD0-D7内部数据线通过LZD0-D7显示灯显示运算器的输入经过三态门74LS245到外部数据总线并送入锁存器锁存7/25运算器数据通路图(简化版)8/25四、实验连线仔细查看试验箱,按以下步骤连线1)ALUBUS连EXJ32)ALU01连BUS13)SJ2连UJ24)跳线器J23上T4连SD5)LDDR1,LDDR2,ALUB,SWB四个跳线器拨在左边6)AR跳线器拨在左边,同时开关AR拨在“1”电平9/25四、实验连线-未连线10/25