1 / 18
文档名称:

数字逻辑电路课件课件 w6.4计数器().ppt

格式:ppt   大小:593KB   页数:18页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

数字逻辑电路课件课件 w6.4计数器().ppt

上传人:mh900965 2019/6/1 文件大小:593 KB

下载得到文件列表

数字逻辑电路课件课件 w6.4计数器().ppt

文档介绍

文档介绍:、通用性强、功耗低、工作速率高且可以自扩展等许多优点,因而得到广泛应用。目前由TTL和CMOS电路构成的MSI计数器都有许多品种,表中列出了几种常用TTL型MSI计数器的型号及工作特点。菏蓑晴提涧背湿舶宿烫酗婆莱薛盗惮葡粹廖沛励陋围芋喳畅贺***()()()()(四位二进制)同步计数器,具有计数、保持、预置、清0功能,其逻辑电路及传统逻辑符号分别如下图(a)、(b)所示。它由四个JK触发器和一些控制门组成,QD、QC、QB、QA是计数输出,QD为最高位。OC为进位输出端,OC=QDQCQBQAT,仅当T=1且计数状态为1111时,OC才变高,并产生进位信号。()()74LS161计数器逻辑图;(b)传统逻辑符号计数器计数时:Cr=LD=1,PT=1,在CP作用下计数器正常计数,低位为全1时翻转,否则保持。当P、T中有一个为低时,各触发器J、K为0,计数器处于保持状态。()()CP为计数脉冲输入端,上升沿有效。Cr为异步清0端,低电平有效,只要Cr=0,立即有QDQCQBQA=0000,与CP无关。LD为同步预置端,低电平有效,当Cr=1,LD=0,在CP上升沿来到时,才能将预置输入端D、C、B、A的数据送至输出端,即QDQCQBQA=DCBA。P、T为计数器允许控制端,高电平有效,只有当Cr=LD=1,PT=1,在CP作用下计数器才能正常计数。当P、T中有一个为低时,各触发器的J、K端均为0,从而使计数器处于保持状态。P、T的区别是T影响进位输出OC,而P则不影响OC。()()()()()().Cr:清0LD::进位输出QCB:借位输出D、C、B、A:预置数输入CPU:加计数脉冲输入CPD:()()CrLDDCBACPUCPDQDQCQBQA1ddddddd000000DCBAddDCBA01dddd1加计数01dddd1减计数功能表:()()74LS193型四位二进制可逆计数器逻辑图QATRS1TRS1TRS1TRSQBQCQD&&&&&&&1&&&1&&1&&11111CPUCPDCrLDABCD&&()()