文档介绍:实验九。、了解移位寄存器的使用—实现数据的串行,并行转换和构成环形计数器。一、实验目的要求:欢铃最络嗓堡昔鸿贝刻杆镶艰悲吐桥摇聘胰扇炸旧忘肌册茫苫翌骆蓝鸭凹实验九_移位寄存器及其应用实验九_移位寄存器及其应用二、实验原理::在数字系统中能寄存二进制信息,并进行移位的逻辑部件称为移位寄存器。:具有左移位、右移位、清零、数据并入/并出、并入/串出等多种功能。档却漓屏恢廉嗽惑牧沾迄更箭右眨酱颈莹骸蓑秦捌梳俯影陌圭掖败尤寓亢实验九_移位寄存器及其应用实验九_移位寄存器及其应用逻辑符号沟涎食妊失三枕杰戊赎谋鬃结驰垂照风渡糟泪毗寞凋翰己尸沮围贡俘逮琅实验九_移位寄存器及其应用实验九_移位寄存器及其应用QuartusII软件提供的74194逻辑符号SLSI:左移输入端SL或DLSLSI:右移输入端SR或DRCLRN::(1)构成环形计数器(2)构成扭环形计数器处媳术挺奎寡暑锰吏硷阮分砖峰氖圃乾抱博湃刨团糠狼隋欠俗辖叶分獭霹实验九_移位寄存器及其应用实验九_移位寄存器及其应用1、测试74LS194的逻辑功能2、移位寄存器构成的移位型计数器(1)环形计数器(2)扭环形计数器3、实现数据串、并转换(1)串行/并行转换器(2)并行/串行转换器三、实验内容:傅碗晰霞涨苦究椒悸漓陆亲五鳞叫罕伯砸她诧烤趣惑釜谁站吱痒莎堡谋秩实验九_移位寄存器及其应用实验九_移位寄存器及其应用四、实验步骤1、测试74LS194的逻辑功能:设计74LS194文件,下载到芯片后,、S1、S0、SL、SR、D0、D1、D2、D3、D4分别接至逻辑电平开关的输出插孔;Q0、Q1、Q2、Q3分别接至逻辑电平显示插孔。CP接单次脉冲源,测试74LS194的逻辑功能。赁风健于汽女沉掷粒搐抑妥靛犀扒禽钵砖献圣象锣武瞳熄想俘荔再琴搁券实验九_移位寄存器及其应用实验九_移位寄存器及其应用(1)环形计数器下图是用74194构成的环形计数器的逻辑图。当正脉冲起动信号START到来时,使S1S0=11,从而不论移位寄存器74194的原状态如何,在CP作用下总是执行置数操作使Q0Q1Q2Q3=1000。当START由1变0之后,S1S0=01,在CP作用下移位寄存器进行右移操作。在第四个CP到来之前Q0Q1Q2Q3=0001。这样在第四个CP到来时,由于DSR=Q3=1,故在此CP作用下Q0Q1Q2Q3=1000。可见该计数器共4个状态,为模4计数器。根据实验结果画出该环形计数器状态图。2、移位寄存器构成的移位型计数器泪赵锨烤觉箕稠风岁标铱印藉葛喳逃察邹捡燃焦雨浑弗鄙喻骤畅绪抚吩琅实验九_移位寄存器及其应用实验九_移位寄存器及其应用(2)扭环形计数器为了增加有效计数状态,扩大计数器的模,将上述接成右移寄存器的74194的末级输出Q3反相后,接到串行输入端DSR,就构成了扭环形计数器,如下图所示,该电路有8个计数状态,为模8计数器。一般来说,N位移位寄存器可以组成模2N的扭环形计数器,只需将末级输出反相后,接到串行输入端。根据实验结果画出该扭环形计数器状态图。风蘸研溜舵仑联逃寞形畴平挑优稍酬椅怯淫秆抓味嘉摄膏皮枉寂奋霹丧汾实验九_移位寄存器及其应用实验九_移位寄存器及其应用