1 / 34
文档名称:

PCBlayout线宽与电流.docx

格式:docx   大小:91KB   页数:34页
下载后只包含 1 个 DOCX 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

PCBlayout线宽与电流.docx

上传人:ipod0a 2019/11/1 文件大小:91 KB

下载得到文件列表

PCBlayout线宽与电流.docx

相关文档

文档介绍

文档介绍:PCBlayout线宽与电流————————————————————————————————作者:————————————————————————————————日期: PCBlayout线宽与电流PCB线宽与电流的关系表2010-10-2110:35:27|分类:工作学****标签:pcb信号布线差分电路|字号大中小订阅.[2010-6-71:06:00|By:jjwzd]PCB设计铜铂厚度、线宽和电流关系表铜厚/35um铜厚/50um铜厚/70um电流(A)线宽(mm)电流(A)线宽(mm)电流(A)线宽(mm):×线宽(W)=A以上数据均为温度在25℃:×L/W(线长/线宽)电流承载值与线路上元器件数量/焊盘以及过孔都直接关系[ZT]主板的各种类型信号的基本走线要求首先在做图之前应对一些重要信号进行Space设置和一些线宽设置,如果客没有Layoutguaid,这就要求我们自已要有这方面的经验,,一般情况下我们要注意以下信号的基本走线规则:1、CPU的走线:CPU的走线一般情况下是走5/10Control线间距要稍大些,在20mil左右,<1>Data线(0-63)64根;<2>Address线(3-31)REQ(0-4)等<3>Control线(一般分布在data线和Address线的中间)Data线走线时每16根线为一组走在一起,走同层。(0-15)(16-31)(32-47)(48-63)且每组分布2-3根控制线,Address线走线时每16根为一组走在一起,走同层,所不同的是Address线是从(3-31)前面(0-2)没有。一般分2组,<1>(3-16)加5根REQ的线,18根;<2>(17-31)16根;CPU信号走线时还应与其他信号用20-30mil的GND线分开,如DDR的信号,以方便打VIA下内层GND,起到包地的作用。2、DDR信号:DDR的线除Control线外,一般也是走5/10Control线要保持20mil的线距,和CPU一样也主要分为以下3类:<1>Data线(0-63)64根<2>Address线(0-13)另外还有一些其他名字的address信号线,<3>Control线(一般分布在data和address的线中间)Data线走线时每8根为一组另加DQM,DQS2根Control线走在一起,走同层,主要分组方式为:MD(0-7)加DQM0DQS0MD(8-15)加DQM1DQS1MD(16-23)加DQM2DQS2MD(24-31)加DQM3DQS3MD(32-39)加DQM4DQS4MD(40-47)加DQM5DQS5MD(48-55)加DQM6DQS6MD(56-63)加DQM7DQS7Address线尽量全部走在一起;另外DDR部分还有3对CLK线如果是双通道的DDR则有6对CLK线,CLK配对走,与其他信号应至少保持20mil以上的间距。DDR和CPU一样也应与其他信号用20-30mil的GND信号隔开,主要是CPU和AGP的信号3、CLK信号:CLK信号是主板当中最为重要的信号,一般大至有以下几种:<1>200兆<2>100兆<3>66兆<4>48兆<5>16兆一般前2种主要是用于CPU和NB当中,为高频CLK线,应至少保持25mil以上的间距,配对走,一般走5/7,第3种主要用于DDR和SB当中,走20/7/5/7/20,第4种一般用于PCI和AGP当中,走20/7/5/7/20,第5种一般用得很少,,这种CLK相对前几种要稍显得不是那么的重要,走15/5/15即可,CLK信号还应少打via,,晶振的信号尽量要短。4、IDE信号:IDE信号主要有(pd0-15)16根线加2根控制线,还有一些其他信号的线,控制线一般在25pin,和27pin,Space走10/5/10即可,5、USB信号:;US