文档介绍:电子科技大学
硕士学位论文
B3G关键技术的FPGA设计与实现——OFDM调制、组帧
姓名:欧斯思
申请学位级别:硕士
专业:通信与信息系统
指导教师:李少谦
20060301
摘要无线信道是最复杂的信道之一,无线信道帧结构的合理设计对于保障系统性短、投资少、风险小的特点,并且能够反复修改,反复编程,反复下载,直到满绞较滦辛绰返姆⑺投恕!狾髦啤⒆橹列产品——珼器件采用法的数字实现系统,并且经过仿真验证之后下载到芯片中成功地实现了整个链路当今在全球范围内移动通信处于高速发展时期,我国对后三代移动通信的研究已经正式列入钅浚⑵舳恕计划”。现在已经进入项目的第二个阶段,电子科技大学负责绞降南滦辛绰飞杓疲氐闶腔贔现场可编程门阵列氖迪盅芯俊是多载波数字调制技术,它大大提高了频带利用率。除此之外,还有抗多径,抗频率选择性衰落,抗码间干扰等优点;并且可以采用/进行调制,便于硬件实现。因此袿魑:诵募际踔弧5荗也有功率峰值功率比过大以及对频偏敏感等缺点,在应用的时候需要采用各种方法来克服。能是至关重要的,杓屏耸视糜谏舷滦胁煌萘恳G蟮闹〗峁梗约笆视于不同移动台速度的时隙结构。本论文基于,设计实现了这一灵活的帧结构,使系统能够适用复杂的无线信道。属于一种可编程逻辑器件,芯片内部以阵列状排列各种可配置逻辑块。通过可编程连线,人们可以方便地将程序下载到芯片中实现设计。具有设计周期足设计需求,具有其他方式所没有的方便性和灵活性。本论文的设计重点在以及各种接口的实现。本设计的芯片采用公司—镜腁杓破教采用公司的盗腥砑1韭畚脑谇捌诘腛惴ɑ∩希尤肓的加窗模块、功率峰均比抑制模块和同步码滤波处理模块,设计了整个算的联调,性能满足设计需求。关键词:琌。現
,眓:,,,瓸甌疐猙..Ⅵ猵..瑆.,,..—甌琾瓵,
。;加∽∞舯埘筋Ⅸ圆忽图目录“地苈蕊Ⅲ舶系统基本模型框图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一髦菩亲肌图籰图完整的设计流程⋯⋯⋯⋯⋯..峁故疽馔肌ピ!涌凇串口寄存器接口时序图咦纸谟畔电子科技大学甌下行链路基本框架⋯⋯⋯电子科技大学猅下行链路实现框架图⋯⋯加入循环前缀示意图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯发送功率谱密度⋯⋯⋯⋯⋯⋯⋯⋯.低车闹〗峁埂自适应的时隙结构⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯下行方案最大验证速率帧结构⋯⋯⋯⋯⋯⋯⋯..多天线发送板硗肌调制与组帧总体设计背板同步信号定义时序图⋯⋯⋯⋯.调制实现原理图⋯⋯⋯⋯⋯组帧实现原理图⋯⋯⋯⋯⋯⋯⋯⋯.调制设计实现图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯引脚图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯时序图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.~一.¨.‘
导频符号天线与载波分配示意图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.导频发生控制器内部框图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.毙颉向涌谑淙搿⑹涑鍪莸氖毙颉图加窗前符号扩充⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯,.加窗后符号叠加⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..加窗原理框图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.流水线结构的设计⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.导频发生器⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.同步码发生器设计同步码发生器设计⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.同步码滤波前后时域波形图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.滤波前的同步信号功率谱⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.滤波后的同步信号功率谱⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.模块⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯..模块的信号时序图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯组帧控制模块时序图⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.涌谠砜蛲肌涌诳刂菩藕攀毙蛲肌涌诳刂坡呒涌谀诓靠蛲肌流模式传送时序⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯流模式接收时序⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯图目录.....,............................................................,....................,..,.............
数字信号的分析——獾餍亲迹数字信号的分析——信号频谱图图设计仿真测试⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.设计硬件测试⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯.图目录
表目录表低车闹副暌G蟆电子科技大学甌下行链路设计目标系统参数表⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一子载波映射方案⋯⋯⋯⋯⋯⋯⋯工作模式寄存器地址映射表⋯⋯试戳斜怼多天线发送板资源占甭表⋯⋯⋯多天线发送板运行速度分析报告砣巧∞博插矾
缩略字表第二代贫ㄐ畔低模数转换器数字用户环路专用集成电路异步传输模式超三代移动通信系统宽带综合业务服务网码分多址可配置逻辑模块循环前缀复杂可编程逻辑器件数字时钟管理器数模转换器电子设计自动化频分多址快速傅