1 / 39
文档名称:

邓集贤概率论及数理统计(下册)习题解答第4版.pdf

格式:pdf   页数:39页
下载后只包含 1 个 PDF 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

邓集贤概率论及数理统计(下册)习题解答第4版.pdf

上传人:012luyin 2016/3/17 文件大小:0 KB

下载得到文件列表

邓集贤概率论及数理统计(下册)习题解答第4版.pdf

文档介绍

文档介绍:- 1 - 信息科学技术学院 2005-2006 学年第二学期 本科生期末考试试卷考试科目: 考试时间: 2006 年 6 月专业级班主讲教师-------------- 姓名学号毛题 号一 二 三 四 五 六 总分 得 分 一.(20分)填空 1. 二进制数-() 2 的反码为,补码为。 比特二进制减法计数器的初始状态为 Q D Q C Q B Q A = 0101 ,经过 7 个有效时钟周期后,其状态为 Q D Q C Q B Q A =___________ 3. 四位二进制同步计数器集成芯片 74LS161 功能表如下,可以看出它具有如下控制信号: ___________/CLR 、__________/LD 和时钟使能 S ,其中控制信号__________ 的优先级最高(表中“X”表示任意, “?”表示任意上升沿) /CLR /LD S CP 芯片功能 0 X X X 清零 1 0 X ?置数 1 1 1 ?计数 1 1 0 X 保持 4. 10 级D 触发器构成二进制同步计数器,最大模值为 ; 用二进制异步计数器从0 计到123,至少要________级 D 触发器 装订线内请勿答题- 2 - 5. CPU 内部的 Cache 属于以下哪种存储器;我们平常用的 U 盘,其存储介质属于以下哪种存储器____________ A . PROM B . SDRAM C . (UV)EPROM D .Flash Memory E . SRAM F . EEPROM G . DDR RAM H .磁存储器 6. 并行存储器芯片 AT49F8192A 有 19 条地址线, 16 条数据线,它的存储量是___________ 位, ___________ 字节。用闪存芯片 AT29C512 ( 64K × 8bits )实现相同存储配置,需要__________ 片 7. GAL 器件由与矩阵、或矩阵和________ 等 3 部分组成, GAL20 V8 最多允许________ 个输入和_________ 个输出 AD 转换器有并行比较型、逐位比较型和双积分型 ADC 等,其中________ 具有高精度、适中的转换速度、较低的功耗。 AD 转换电路中,若将模拟信号转换为 N 位数字量,量化误差为_________ ;将 0V ~ 5V 的模拟电平,转换为 8 位数字量( 0V 对应 00H , 5V 对应 FFH ),则 2V 电压转换成数字量为_________ SAM 存储器是指; GAL 的英文全称是________________________ 二.(10分)用8 位补码完成下列运算,指出是否发生进位和溢出 1 ). 00111001 2 ).- (65) 10 -(67) 10 = ? + 11010111 - 3 - 三.(15 分)如图所示电路和输入信号,假定 Q 1 , Q 2 初态为“ 11 ”, 试画出输出端 Q 1 , Q 2 波形(图中 D R 为 D 触发器异步复位信号,) D R D & CP Q 2 Q 1 1D C1 Q Q 1D C1 D R D R Q Q BA D R D && CP Q 2 Q 1 1D C1 Q Q 1D C1 D R D R Q Q BA 四.( 20 分)分析如图异步时序电路: 1 )写出逻辑表达式 3 )画状态转移图,说明电路功能 2 )假定电路初态 G =0 ,输入序列 X 2 X 1 为 10 ? 11 ? 01 ? 11 ? 10 ? 00 ? 10 ,画出输出 G 的时序图. 四答: 装订线内请勿答题 G & ≥ 1 & 1 1 X 2 X 1 G & ≥ 1 & && ≥ 1 && 11 11 X 2 X 1 CP D D R Q 1 Q 2 CP D D R Q 1 Q 2 - 4 - - 5 - 五.( 20 分)设计 1 个四进制可逆同步计数器(既能加计数又能减计数,用输入端 X 进行控制。 X =1 时加计数, X = 0 时减计数),用 PAL 实现该电路. 1 )画出状态转移图. 2 )给出真值转换表,逻辑函数式. 3 )画出逻辑图(用 PAL 实现) . 五答: 装订线内请勿答题- 6 - - 7 - 六.( 15 分)两片同步 8421BCD 码加/ 减计数器 74LS190 芯片接成如图电路,根据芯片功能表和输出信号波形( O