1 / 13
文档名称:

2021年计算机组成原理位存储器优秀课程设计优质报告.doc

格式:doc   大小:140KB   页数:13页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

2021年计算机组成原理位存储器优秀课程设计优质报告.doc

上传人:梅花书斋 2020/11/10 文件大小:140 KB

下载得到文件列表

2021年计算机组成原理位存储器优秀课程设计优质报告.doc

文档介绍

文档介绍:计算机组成原理512×16位存放器课程设计汇报
目 录
第一章 课设任务概述 1
1
课设任务 1
第二章 课设内容 2
2
5
6
9
第三章 个人总结 10
关键结论 10
对课设认识 10
参考文件 11
第一章 课设任务概述

经过课设,掌握计算机系统软硬件维护方法,并能利用所学知识,完成课设内容。
课设任务
参考给出或书本上计算机硬件(应有中止功效)组成,写出给定指令格式指令实施步骤;
设计存放器。按要求拓展存放器,并画出其各个引脚和CPU连线。要求用128K×16位SRAM芯片设计512K×16位存放器,SRAM芯片有两个控制端:当 CS 有效时该片选中。当W/R=1时实施读操作,当W/R=0时实施写操作。用64K×16位EPROM芯片组成128K×16位只读存放器。
设计计算机运算器(包含逻辑框图和指令系统,和各指令微程序步骤图)
了解计算机硬件系统。就计算机一些硬件组成部分,说明对其认识。
简单类MIPS多周期流水线处理器实现试验。
第二章 课设内容

(应有中止功效)组成,写出完成下面给定指令格式指令实施步骤;
(1)完成“异或”运算
“异或” 指令指令格式
操作码 DR SR
开启
PC->AR->ABUS
DBUS->DR->IR
PC+1->PC
译码或测试
IR->AR->ABUS
DBUS->DR->ALU
DBUS->SR->ALU
ALU->AC
DBUS->DR

操作码 DR SR
开启
PC->AR->ABUS
DBUS->DR->IR
PC+1->PC
译码或测试
IR->AR->ABUS
DBUS->SR->DR
(存数)指令实施步骤,其指令格式以下:
助记符 机器指令码 说明
③STA addr 0010 0000 ×××× R0à [addr]
开启
PC->AR->ABUS
DBUS->DR->IR
PC+1->PC
译码或测试
IR->AR->ABUS
R0->DR
DR->DBUS

要求用128K×16位SRAM芯片设计512K×16位存放器,SRAM芯片有两个控制端:当 CS 有效时该片选中。当W/R=1时实施读操作,当W/R=0时实施写操作。用64K×16位EPROM芯片组成128K×16位只读存放器。试问:。
数据寄存器多少位?
地址寄存器多少位?
共需多少片EPROM?
画出此存放器组成框图。
<1>数据寄存器需要16位;
<2>地址寄存器需要20位,其中只读存放器需要地址线16位其中有一位为1:2译码器;SRAM组成512K*16存放器需要19位地址线,且和只读存放器共用A0~A15这16根地址线,其中A18,A19两根组成2:4译码器。
<3>共需要EPROM2片。
各个芯片和CPU 连线以下:
1
2
3
0
1
CS
W/R
CS
W/R
A19
A18

A17
C
A16
P
A15

A0
U
W/R
D0

D15
CS
128K*16
SRAM
W/R
CS
128K*16
SRAM
W/R
CS
128K*16
SRAM
W/R
CS
128K*16 SRAM
W/R
2:4译码器
1:2译码器
0
3

设计计算机运算