1 / 23
文档名称:

组合逻辑电路设计1.ppt

格式:ppt   页数:23页
下载后只包含 1 个 PPT 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

组合逻辑电路设计1.ppt

上传人:endfrs 2016/5/1 文件大小:0 KB

下载得到文件列表

组合逻辑电路设计1.ppt

文档介绍

文档介绍:数字电子技术实验数字电子技术实验实验 组合逻辑电路设计 1 。一、实验目的 2. 熟悉组合逻辑电路设计过程。 74LS00 芯片(含有 4个“与非”门)设计实现一个“异或”功能的电路。二、实验任务 3. 初步掌握利用小规模集成逻辑芯片设计组合逻辑电路的一般方法。 ,电路功能为:某工厂有三个车间和一个自备电站,站内有两台发电机 X和 Y, Y的发电量是 X的两倍,如果一个车间开工,启动 X就可满足要求;如果两个车间同时开工,启动 Y就可满足要求;若三个车间同时开工,则 X和 Y都应启动,试设计一个用“异或”门( 74LS86 )控制 X、“与或非”门( 74LS54 )及“非”门( 74LS04 )芯片控制 Y的启停电路。数字电路实验箱( 74LS00 、74LS86 、74LS54 、74LS04 数字集成芯片、脉冲源)、数字万用表、示波器、导线。三、实验设备(a) 外封装图左边一个半圆小缺口,管脚顺序是从左下脚逆时针数起。输入一般用 A、B、C……表示,输出用 Y、F表示 NC (管脚 3和 11)是空脚, 表示该引出线没有使用。(b)双 4输入“与非”门引脚图 74LS20 四、实验原理及步骤“与或非”门( 74LS54 )芯片管脚图介绍因为是“与或非”门, 根据“或非”门的特点: 有“ 1”出“ 0”、全“ 0”出“ 1”, 所以对于 74LS54 多余的“或”门管脚必须接地处理,不能悬空,以防门被“关闭”。对于小规模集成电路的芯片的多余输入端的处理, 根据逻辑门的逻辑特点在门不被关闭时允许悬空,悬空相当于逻辑“1”。24P 管脚插座实验箱介绍接线以芯片管脚为准,注意插座序号与实际芯片管脚序号的区别. ABF =1名称表达式逻辑符号特点“非”门Y= 有“0”出“1”有“1”出“0”“或非”门Y=A+B 有“1”出“0”全“0”出“1”“与非”门Y=A· B 有“0”出“1”全“1”出“0”“异或”门Y=A?B 相同出“0”不同出“1” A常用集成门电路的特点输出发光二极管公共端接地共阴极回路, 高电平有效输入电路输入: 16路白色钮子开关置“H”表示逻辑“1”,置“L”表示逻辑“0”输出: 16路发光二极管亮表示逻辑“1”,二极管灭表示逻辑“0”输出电路输入(白色钮子开关) “0”: U iL= ~ “1”: U iH≈5V 逻辑电位“0”: U OL= ~ “1”: U OH= ~ TTL: CMOS: “0”: U OL= ~ “1”: U OH≈5V( 接 5V电源时) 输出输出 TTL :74LSXX ,74XX ,74H XX ,74S XX电源 Vcc: 接5V GND : 接地 CMOS : 74HC , CCXXXX V DD: 3 ~18V (可接 5V)V SS: 接地电源型号型号根据题目输入和输出要求及相互关系,进行逻辑抽象,即说明逻辑变量; 组合逻辑电路 1的设计步骤: 列出真值表; 用公式法或卡诺图化简,写出满足给定的芯片的逻辑表达式; 用逻辑符号画出该逻辑表达式的逻辑电路图。组合逻辑电路 1的特点: 由小规模集成电路逻辑门芯片构成; 电路的输出只与电路当前输入有关。