1 / 7
文档名称:

集成触发器及其应用实验报告.doc

格式:doc   大小:74KB   页数:7页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

集成触发器及其应用实验报告.doc

上传人:慢慢老师 2021/1/5 文件大小:74 KB

下载得到文件列表

集成触发器及其应用实验报告.doc

文档介绍

文档介绍:实验题目
集成触发器及其应用
小组合作

一、实验目的
1.掌握基本RS、D和JK触发器的逻辑功能及测试方法。
2.熟悉D和JK触发器的触发方法。
3.了解触发器之间的相互转换。
二.实验环境
1.数字电路实验箱 1个
2.集成电路
与非门 74LS00 1片
双D触发器 74LS74 1片
双JK触发器 74LS112 1片
三、实验内容与步骤
验证RS触发器的了解功能:
,并在Q端和Q’端接两只发光二极管,输入端S和R分别接了解开关。接通+5V电源,,观察输出端的状态,。
RS触发器
电路图如下:
S R
Q
Q*
0
0
0
0
0
0
1
1
0
1
0
0
0
1
1
0
1
0
0
1
1
0
1
1
1
-
0
不定
1
1
1
不定
RS触发器逻辑功能
验证D触发器的了逻辑功能
将74LS74的Rd、Sd、D连接到逻辑开关,CP端接单次脉冲,Q端和Q’端分别接两只发光二极管,接通电源,,改变Rd、Sd、D和CP的状态。在CP从0到1跳变时,观察输出端Q*的状态,。
电路图如下:
D
Q
Q*
0
0
0
0
1
0
1
0
1
1
1
1
D触发器的逻辑功能

将74LS112的Rd、Sd、J和K连接到逻辑开关,Q和Q’端分别接两只发光二极管,CP端接单次脉冲接通电源,,改变Rd、Sd、J和K的状态。在CP从0到1跳变时,观察输出端Q*的状态,。
电路图如下:
J K
Q
Q*
0
0
0
0
0
0
1
1
0
1
0
0
0
1
1
0
1
0
0
1
1
0
1
1
1
1
0
1
1
1
1
0
JK触发器的逻辑功能
四、实验过程与分析
触发器是基本的逻辑单元,它具有两个稳定状态,在一定的外加信号作用下可以由一种稳定状态转换为另一种稳定状态;无外加作用信号时,将维持原状态不变。因为触发器是一种具有记忆功能的二进制存储单元,所以构成各种时序电路的基本来了逻辑单元。
1.基本触发器
由两个与非门构成一个RS触发器如图1所示,其逻辑功能如下:
(1)当S’=R’=1时,触发器保持原先的1或0状态不变。
(2)当S’=1,R’=0时,Q=0,触发器处于:“0”状态。
(3)当S’=0,R’=1时,Q=1,触发器处于“1”状态。
(4)当S’=R’=0时,尔后若S’和R’同时再由“0”变成“1”,则Q的状态有可能为1,也可能为0,完全由各种偶然因素决定其最终状态,所以说此时触发器状态不确定。基本RS触发器的特性方程如下:
Q*=S+R’Q
RS触发器