1 / 7
文档名称:

集成触发器及其应用实验报告.doc

格式:doc   大小:84KB   页数:7页
下载后只包含 1 个 DOC 格式的文档,没有任何的图纸或源代码,查看文件列表

如果您已付费下载过本站文档,您可以点这里二次下载

分享

预览

集成触发器及其应用实验报告.doc

上传人:allap 2016/9/3 文件大小:84 KB

下载得到文件列表

集成触发器及其应用实验报告.doc

文档介绍

文档介绍:. 实验题目集成触发器及其应用小组合作否一、实验目的 1 .掌握基本 RS 、D和 JK 触发器的逻辑功能及测试方法。 2 .熟悉 D和 JK 触发器的触发方法。 3 .了解触发器之间的相互转换。 1 .数字电路实验箱 1个 2 .集成电路与非门 74LS00 1片双D 触发器 74LS74 1片双 JK 触发器 74LS112 1片三、实验内容与步骤 1. 验证 RS 触发器的了解功能: 按图 用 74LS00 组成基本 RS 触发器, 并在 Q 端和 Q’端接两只发光二极管,输入端 S和R 分别接了解开关。接通+5V 电源,按表 的要求改变 S和R 的状态, 观察输出端的状态, 并将结果填入表 中。. 图 RS 触发器电路图如下: SRQ Q* 0000 0011 0100 0110 1001 1011 1-0 不定 111 不定表 RS 触发器逻辑功能 2. 验证 D 触发器的了逻辑功能将 74LS74 的 Rd 、 Sd、D 连接到逻辑开关, CP 端接单次脉冲,Q 端和 Q’端分别接两只发光二极管,接通电源,按表 的要求,改变 Rd 、 Sd、D和 CP 的状态。在 CP 从0到1 跳变时,观察输出端 Q* 的状态,将测试结果填入表 中。. 电路图如下: DQ Q* 000 010 101 111 表 D 触发器的逻辑功能 3. 验证 JK 触发器的逻辑功能将 74LS112 的 Rd 、 Sd、J和K 连接到逻辑开关,Q和Q’端分别接两只发光二极管, CP 端接单次脉冲接通电源,按表 的要求,改变 Rd 、 Sd、J和K 的状态。在 CP 从0到1 跳变时,观察输出端 Q* 的状态,将测试结果填入表 中。电路图如下: . JKQ Q* 0000 0011 0100 0110 1001 1011 1101 1110 表 JK 触发器的逻辑功能四、实验过程与分析. 触发器是基本的逻辑单元, 它具有两个稳定状态, 在一定的外加信号作用下可以由一种稳定状态转换为另一种稳定状态; 无外加作用信号时, 将维持原状态不变。因为触发器是一种具有记忆功能的二进制存储单元,所以构成各种时序电路的基本来了逻辑单元。 1 .基本触发器由两个与非门构成一个RS 触发器如图1 所示, 其逻辑功能如下: (1 )当 S’=R ’=1 时,触发器保持原先的 1或0 状态不变。(2 )当 S’=1,R ’=0 时, Q=0 ,触发器处于:“0”状态。(3 )当 S’=0,R ’=1 时, Q=1 ,触发器处于“1”状态。(4)当S’=R ’=0 时, 尔后若 S’和R’同时再由“0”变成“1”, 则Q 的状态有可能为 1, 也可能为 0, 完全由各种偶然因素决定其最终状态,所以说此时触发器状态不确定。基本 RS 触发器的特性方程如下: Q*=S+R ’Q 图 RS 触发器 触发器 D 触发器是由 RS 触发器演变而成的。逻辑符号如图 所示,其功能表见表 2 ,由功能表可得. Q*=D 常见的 D 触发器的型号很多, TTL 型的有 74LS74 (双 D)、 74LS175 (四 D) 74LS174 (六 D) 74LS374 (八 D )等。 C